第五章这次用2.ppt

  1. 1、本文档共74页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第五章这次用2

例:P291 检测3个连续1的输入 一共有ABC三个绕组,所以用“1”来表示对该绕组进行通电,又结合通电顺序,得出需要6个状态来表示: A → AB → B → BC → C → CA → A 即: S0→ S1 → S2 → S3 → S4 → S5 → S0 顺序为:CBA: 001 →011 →010 →110 → 100→101 →001 → 001 根据该顺序得出状态表: 由上述状态表得出电路次态和现态的卡诺图 23进制计数器 2、选择触发器: 选用3个CP下降沿触发的JK触发器,分别用FF0、FF1、FF2表示。 3、输出方程: 4、时序图: 5、时钟方程: FF0每输入一个时钟脉冲翻转一次, FF1在Q0由1变0时翻转, FF2在Q1由1变0时翻转。 0 0 0 1 0 0 0 1 0 1 1 0 0 0 1 1 0 1 0 1 1 0 0 0 1 1 1 6、驱动方程: 3个JK触发器都是在需要翻转时就有下降沿,不需要翻转时没有下降沿, 所以3个触发器都应接成T‘型。 即: 7、电路图 五、3位二进制异步减法计数器。 1、状态图: 2、选择触发器: 选用3个CP下降沿触发的JK触发器,分别用FF0、FF1、FF2表示。 3、输出方程: 4、时序图: 5、时钟方程: 6、驱动方程: 3个JK触发器都是在需要翻转时就有下降沿,不需要翻转时没有下降沿,所以3个触发器都应接成T‘型。 即: 7、电路图 FF0每输入一个时钟脉冲翻转一次, FF1在Q0由0变1时翻转, FF2在Q1由0变1时翻转。 附:二进制异步计数器级间连接规律 5.2.3 十进制计数器 使用最多的十进制计数器是按照8421 BCD码进行计数的电路。 结构示意图: 一、十进制同步加法计数器 1、状态图: 2、选择触发器: 选用4个CP下降沿触发的JK触发器 分别用FF0、FF1、FF2 、FF3表示。 3、时钟方程: 4、输出方程: 十进制同步加法计数器 8421 BCD码 输入加法计数脉冲 输出进位脉冲 5、次态的卡诺图(注意:排列顺序是 ,由状态图可以得到) 说明: 由状态图可以看出:0000所对应的次态是0001。依次下去。 在次态卡诺图中标有 的地方是 对应的要在卡诺图中用到的位。 1)则 的卡诺图为: 由右边的卡诺图化简得到: 同理得出 6、对比,得出驱动方程: 7、电路图: 将无效状态1010~1111分别代入状态方程进行计算,可以验证在CP脉冲作用下都能回到有效状态,电路能够自启动。 二、十进制同步减法计数器 1、状态图: 2、选择触发器: 选用4个CP下降沿触发的JK触发器,分别用FF0、FF1、FF2 、FF3表示。 3、时钟方程: 4、输出方程: 5.次态卡诺图(排列顺序为: ) 6、状态方程(以 为例) 同理 7、驱动方程:与JK触发器特性方程相比: 8、电路图: 将无效状态1010~1111分别代入状态方程进行计算,可以验证在CP脉冲作用下都能回到有效状态,电路能够自启动。 5.3 寄存器和读/写存储器 5.3.1 寄存器 寄存器:把二进制数据或代码暂时存储起来的电路叫做寄存器。 寄存器与存储器的功能相同,只是容量比存储器小。 寄存器是一种基本时序电路,是由具有存储功能的触发器组合起来构成的。一个触发器可以存储1位二进制代码,存放n位二进制代码的寄存器,需用n个触发器来构成。 寄存器在数字系统中几乎无所不在。 一、特点: 电路组成:由具有存储功能的触发器组成; 基本功能:暂时存储二进制数据或代码。 二、分类: 按功能差别:基本寄存器、移位寄存器; 按开关元件:TTL寄存器、CMOS寄存器。 5.3.2 基本寄存器 一、一个触发器可以存储1位二进制信号,存储N位二进 制数码,就需要N个触发器相连接。 二、4位边沿D触发器 1、电路图如下所示: 电路说明: 4个D触发器的 端,都连接在一起,可以通过它直接对触发器复位到0状态。 CP是控制脉冲。 Q0~Q3是并行数码输出端。 1D C1 Q0 Q0 FF0 RD 1D C1 Q1 Q1 FF1 RD 1D C1 Q2 Q2 FF2 RD 1D C1 Q

文档评论(0)

dajuhyy + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档