数电实验报告范文-实验五 加法器12.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
实验五 加法器 一、实验目的 1、掌握半加器、全加器的工作原理及逻辑功能。 2、掌握集成加法器的应用。 二、实验设备及器件 1、数字逻辑电路实验板 1块 2、74HC283 1片 3、74HC04 1片 4、74HC00 1片 5、74HC86 1片 三、实验原理 1、半加器 不考虑低位进位,只本位相加,称半加。实现半加的电路,为半加器。 2、全加器 考虑低位进位的加法称为全加。实现全加的电路,为全加器。 3、多位加法器 (1)串行多位加法 (2)并行多位加法 4、余三码的转换 在原来的数据基础上,加上三,即为该数据的余三码 四、实验内容与步骤 4、用集成加法器74HC283 实现代码转换电路。 要求:设计一个四位全加器电路,能够完成8421 码到余三码的转换。 74HC283 的引脚图如图5-1 所示,按图5-2 搭接电路,并将观察输出记录结果于表5-1。 图5-1 图5-5 8421 码转换成余三码电路 输入 输入 D C B A Y3 Y2 Y1 Y0 0 0 0 0 0 0 1 1 0 0 0 1 0 1 0 0 0 0 1 0 0 1 0 1 0 0 1 1 0 1 1 0 0 1 0 0 0 1 1 1 0 1 0 1 1 0 0 0 0 1 1 0 1 0 0 1 0 1 1 1 1 0 1 0 1 0 0 0 1 0 1 1 1 0 0 1 1 1 0 0 1 0 1 1 1 1 0 1 1 1 0 0 1 1 1 0 1 1 0 1 1 1 1 1 1 1 1 0 0 0 0 0 五、实验心得及感想 本次试验我选择了用283实现余三码的转换,经过前面的实验,觉得这个试验的连线还是很简单的,尤其要注意的就是输入输出的八条线的连接顺序,自己有点左右不分,纠结了半天还是搞对了。因为后面有考试,就没有多做,挺遗憾的,经过前面的实验,对芯片有了更加具体和理性的认识,可以说是受益匪浅,相信对以后的学习会有很大帮助。

文档评论(0)

***** + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:8135026137000003

1亿VIP精品文档

相关文档