- 1、本文档共56页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第5 微波炉控制器的设计与分析
第5章 微波炉控制器的设计与分析 5.1 系统设计要求 5.2 系统设计方案 5.3 主要VHDL源程序 5.4 系统仿真/硬件验证 5.5 设计技巧分析 5.6 系统扩展思路 5.1 系统设计要求 现需设计一个微波炉控制器WBLKZQ,其外部接口如图5.1所示。通过该控制器再配以4个七段数码二极管完成微波炉的定时及信息显示。 图5.1中的各信号的功能及要求如下: CLK是秒时钟脉冲输入,它接收每秒一个时钟脉冲的节拍信号。RESET为复位信号,高电平有效,用于芯片的复位功能。TEST为测试信号,高电平有效,用于测试4个七段数码二极管工作是否正常。 5.2 系统设计方案 5.2.1 微波炉控制器的总体设计方案 ? 根据该微波炉控制器的功能设计要求,本系统可由以下4个模块组成:① 状态控制器KZQ;② 数据装载器ZZQ;③ 烹调计时器JSQ;④ 显示译码器YMQ47。其内部组成原理图如图5.2所示。 (1) 状态控制器KZQ的功能是控制微波炉工作过程中的状态转换,并发出有关控制信息;输入信号为CLK、TEST、START、SET_T、RESET和DONE,输出信号为LD_DONE、LD_CLK、LD_8888和COOK信号。 (2) 数据装载器ZZQ的功能是根据KZQ发出的控制信号选择定时时间、测试数据或烹调完成信息的装入。 (3) 计时器JSQ的功能是负责烹调过程中的时间递减计数,并提供烹调完成时的状态信号供KZQ产生烹调完成信号。 (4) 显示译码器YMQ47的功能就是负责将各种显示信息的BCD转换成七段数码管显示的驱动信息编码。需要译码的信息有:数字0~9,字母d、o、n、E。 5.2.2 状态控制器KZQ的设计 状态控制器KZQ的功能是控制微波炉工作过程中的状态转换,并发出有关控制信息,因此我们可用一个状态机来实现它。经过对微波炉工作过程中的状态转换条件及输出信号进行分析,我们可得到其状态转换图如图5.3所示,其输入、输出端口如图5.4所示。 5.2.3 数据装载器ZZQ的设计 ZZQ的输入、输出端口如图5.5所示,根据其应完成的逻辑功能,它本质上就是一个三选一数据选择器。本设计采用一个进程来完成,但由于三个被选择的数据只有一个来自输入端口,因此另两个被选择的数据则通过在进程的说明部分定义两个常数来产生。 PROCESS(DATA1,LD_8888,LD_CLK,LD_DONE) IS CONSTANT ALL_8:STD_LOGIC_VECTOR(15 DOWNTO 0): =1000100010001000; CONSTANT DONE:STD_LOGIC_VECTOR(15 DOWNTO 0): = 1010101111001101; VARIABLE TEMP:STD_LOGIC_VECTOR(2 DOWNTO 0); BEGIN LOAD=LD_8888 OR LD_DONE OR LD_CLK; TEMP:=LD_8888 LD_DONE LD_CLK; CASE TEMP IS WHEN 100 = DATA2=ALL_8; --LOAD_8888 =1 WHEN 010 = DATA2=DONE; --LOAD_DONE =1 WHEN 001 = DATA2=DATA1; --LOAD_CLK =1 WHEN OTHERS= NULL; END CASE; END PROCESS; 5.2.4 烹调计时器JSQ的设计 烹调计时器JSQ为减数计数器,其最大计时时间为59:59。因此我们可用两个减计数十进制计数器DCNT10和两个减计数六进制计数器DCNT6级联构成。JSQ的内部组成原理如图5.6所示。 5.2.5 显示译码器YMQ47的设计 本显示译码器YMQ47不但要对数字0~9进行显示译码,还要对字母d、o、n、E进行显示译码,其译码对照表如表5.1所示。 5.3 主要VHDL源程序 5.3.1 状态控制器KZQ的VHDL源程序 --KZQ.VHD LIBRARY IEEE; USE IEEE.STD_LOGIC_1164.ALL; USE IEEE.STD_LOGIC_ARITH.ALL; ENTITY KZQ
文档评论(0)