- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
素数检测器译码器与编码器的设计与仿真
数字逻辑实验报告(全日制本科)实 验 题 目素数检测器译码器与编码器的设计与仿真学 生 姓 名学 生 学 号专 业 班 级学 院 名 称指 导 老 师2015年 5月 16 日一.素数检测器的设计与仿真1.实验目的用逻辑图和VHDL语言设计素数检测器。2.实验内容电路功能介绍对于4位输入组合N=N3N2N1N0,当N=1、2、3、5、7、11、1 3时该函数输出为1,其他情况输出为0”逻辑图VHDL程序波形仿真:二.译码器与编码器的设计与仿真1.实验目的通过实验再次学习VHDL这一有用的语言。??运用VHDL语言来设计和仿真加法器,更好的了解3-8译码器的逻辑特性。??运用VHDL语言来设计和仿真加法器,更好的了解8-3优先编码器的逻辑特性2.实验内容1.参照芯片74LS138的电路结构,用逻辑图和VHDL语言设计3-8译码器;2.参照芯片74LS148的电路结构,用逻辑图和VHDL语言设计8-3优先编码器。电路功能介绍1.74148:8-3优先编码器(8 to 3 Priority Encoder) 用途:将各种输入信号转换成一组二进制代码,使得计算机可以识别这一信号的作用。键盘里就有大家天天打交道的编码器,当你敲击按键时,被敲击的按键被键盘里的编码器编码成计算机能够识别的ASCII码。译码器与编码器的功能正好相反。逻辑图:逻辑功能表波形图:2.74138:3-8译码器(3 to 8 Demultiplexer),也叫3-8解码器用途:用一组二进制代码来产生各种独立的输出信号,这种输出信号可以用来执行不同的工作。显示器中的像素点受到译码器的输出控制。逻辑框图:用逻辑符号(Symbol)来解释该电路输入与输出信号之间的逻辑关系,既省事又直观。如下图所示。逻辑图逻辑功能表:用真值表来定量描述该电路的逻辑功能。这个表是设计3-8译码器的关键;74138的逻辑功能表如下波形图实验报告总结:但这次实验对我来说还是很难的,而且还有一定的挑战性。因为前次的实验都有已编好的VHDL程序。在书上找到了这次试验要用到的VHDL程序,但是很不幸这个程序有问题总是报错,后来发现去掉报错的那句好就可以编译,但结果去大相径庭。这使我不的不去面对这个问题:现在做实验完全是把源代码抄上去,所以现在出一点错,自己就不能独自解决。
文档评论(0)