基于Verilog HDL的DDR2 SDRAM控制器设计.pdfVIP

  • 56
  • 0
  • 约1万字
  • 约 4页
  • 2018-05-09 发布于福建
  • 举报
第 33卷 第 8期 合 肥 工 业 大 学 学报 (自然科学版) Vo1.33No.8 2010年 8月 JOURNALOFHEFEIUNIVERSITYOFTECHNOLOGY Aug.2010 Doi:10.3969/j.issn.1003—5060.2010.08.031 基于 VerilogHDL的DDR2SDRAM 控制器设计 周 亮, 王 娟 , 胡畅华, 杨明武, 高挺挺 (合肥工业大学 电子科学与应用物理学院,安徽 合肥 230009) 摘 要 :文章对适用DDR2SDRAM控制器的结构 、接 口和时序进行了深入研究与分析,总结出一些控制器的 关键技术特性 ,然后采用了自顶向下 (TOPDOWN)的设计方法 ,用Verilog硬件描述语言实现控制器,随后在 Modelsim6.1上通过软件功能仿真,用 Synopsys公司的DC进行综合,通过Ahera公司的FPGA进行硬件验 证,结果表明控制器能完全胜任对 DDR2SDRAM 的控制。 关键词:DDR2SDRAM;控制器 ;VerilogHDI;FPGA ‘ 中图分类号:TN43 文献标志码 :A 文章编号:1003—5060(2010)081253—04 DesignofDDR2SDRAM controllerbasedonVerilogHDL ZHoU Liang, W ANG Juan, HU Chang-hua, YANGMing-wu, GAO Ting-ting (SchoolofElectronicScienceandAppliedPhysics,HefeiUniversityofTechnology,Hefei230009,China) Abstract:ThekeytechnologiesofDDR2SDRAM controllersuchasstructure,interfaceandtimingare exploredinthispaper.Bytop—downmethod,severalfunctionalmodulesofcontrolleraredesignedby VerilogHDL.ThedesignissimulatedandverifiedbyModelsim 6.1andsynthesizedbySynopsysDe— signCompiler。andthenimplementedbyAlteraFPGA.Thesimulationresultsshow thatthecontrol— lerisfullysuitablefortheDDR2SDRAM contro1. Keywords:DDR2SDRAM ;controller;VerilogHDL;field-programmablegatearray(FPGA) 0 引 言 1 DDR2SDRAM 的特点 随着处理器性能的不断提高,半导体技术与 DDR2是 由JEDEC定义全新的下一代 DDR 超大规模集成电路的飞速发展,越来越多的应用 内存技术标准,是DDR内存的换代产品。DDR2 将需要更大容量、更高速率的存储器来满足其数 能够在 100MHz的发信频率基础上提供每插脚 据存储的需求,因此高性价比的DDR2存储器将 最少400MB/s的带宽,而且其接 口运行于1.8V 得到越来越广泛的应用,与其相对应的控制器 以 电压上,从而进一步降低发热量,以便提高频率。 其灵活的适应性、高可靠性、良好的可复用性必将 此外,DDR2将融入 CAS、OCD、ODT等新性能 成为硬件设计的主流。 指标和中断指令,提升内存带宽的利用率。 本文结合 FPGA与 ASIC2种设计的长处, 相对于标准DDR技术,虽然 DDR2和 DDR 提出了一种基于VerilogHDL硬件描述语言的

文档评论(0)

1亿VIP精品文档

相关文档