数字钟电路的分析与设计.doc

  1. 1、本文档共17页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
数字钟电路的分析与设计

题 目: 数字钟电路的分析与设计 目 录 标题 1 中文摘要 1 言 1 1 1.1 总体方案设计 .2 数字钟的组成原理图 1.3 主干电路设计 .. 3 1.3.1 振荡器电路的设计 .. 3 1.3.2 时间计数器电路的设计 .. 4 1.3.3 译码驱动电路的设计 .. 4 1.3.4 分频电路的设计 .. 5 1.4 扩展电路设计 .. 6 1.4.1 校时电路的设计 .. 6 二、基于MULTISIM的电路仿真 7 2.1 主干电路的仿真 8 三、系统分析 .1 单元电路设计和器件选择 8 3.1.1 定时器 8 3.1.2 计数器 .1.3 译码显示 .2 工作原理 .3 电路原理总图 12 结论......................................................................................................................................13 致谢 13 参考文献 附录 摘要 关键词 A Circuit Design and Analysis of Digital Clock Abstract Digital clock is a timing device, which could use digital circuit to display the right time of hours, minutes and seconds. The system is made up by oscillator, frequency divider, number counter, decipherer, LED indicator and calibrated circuit and utilizes the medium-sized integrated chip of 74LS series (double-row plug-in). The design for the overall project is composed of two parts the main circuit and the expanded circuit. The main circuit carried on the basic function of the digital electronic clock and the expanded circuit carries on the expanded function of it. Each unit is designed and the overall adjustment is performed, so as to achieve its 24-hour time period and display the full scale of 23:59:59. Key words: oscillator frequency divider number counter decipherer LED indicator 引言 数字钟是用数字集成电路做成的现代计时器,与传统的机械钟相比,它具有走时准确本系统采用振荡器、分频器、计数器、、显示器、校时电路组成。由LED七段数码管来显示译码器所输出的信号。采用了74LS系列中小规模集成芯片。总体方案设计由主体电路和扩展电路两大部分组成。其中主体电路完成数字钟的基本功能扩展电路完成数字钟的扩展功能。总体的设计方案如下。 清零法适用于有异步置零输入端的集成计数器数字钟的原理框图如图-1所示,它是由振荡器、分频器、计秒电路、计分电路、计时电路、译码显示电路等组成。工作时555定时器组成的电路产生稳定的脉冲信号,经过3次分频,得到秒脉冲信号,并送至计秒电路;当计秒电路满60时,输出秒进位信号,送计分电路;当计分电路满60时,输出分进位信号,送计时电路;当计时电路满时,时、分、秒计数器同时自动清零。 图1-1 数字钟方框图  振荡器是数字钟的心脏,它的作用是产生时间标准信号。数字钟的精度就主要取决于时间标准的频率和稳定度。 图 1.3.2 时间计数器电路 时间计数器电路由秒个位和秒十位计数器,分个位和分十位计数器及时个位和时十位计数器电路构成,其中秒个位和秒十位计数器,分个位和分十位计数器均为60进制计数器,而根据设计要求,时个位和时十位计数器为24进制计数器。 1.3.2.1 秒计数器的设计 秒信号发生器是数字钟的核心部分,它的精度和稳定度决定了时信号发生器和分信号发生器的精度。秒计数器为60进制计数器。 1.3.2.2 分计数器的设计 “分计数器也是60进制计数

文档评论(0)

pangzilva + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档