- 1、本文档共93页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
[电脑基础知识]计算机组成原理三章教案
计算机组成原理 第三章 存储系统 课程教学要求 本章内容: 3.1 存储器概述 3.2 随机读写存储器 3.3 只读存储器和闪速存储器 3.4 高速存储器 3.5 cache存储器 3.6 虚拟存储器 3.7 存储保护 本章小结 3.1 存储器概述 3.1.1 存储器分类 存储器是计算机系统中的记忆设备,用来存放程序 和数据。 构成存储器的存储介质,目前主要采用半导体器 件和磁性材料。存储器中最小的存储单位就是一个双 稳态半导体电路或一个CMOS晶体管或磁性材料的存储 元,它可存储一个二进制代码。由若干个存储元组成 一个存储单元,然后再由许多存储单元组成一个存储 器。 根据存储材料的性能及使用方法不同,存储器有 各种不同的分类方法: ★ 按存储介质分 半导体存储器:用半导体器件组成的存储器。 磁表面存储器:用磁性材料做成的存储器。 ★ 按存储器的读写功能分 只读存储器(ROM):存储的内容是固定不变的,只 能读出而不能写入的半导体存储器。 随机读写存储器(RAM):既能读出又能写入的半导 体存储器。 3.1.2 存储器的分级结构 为了解决对存储器要求容量大,速度快,成本低 三者之间的矛盾,目前通常采用多级存储器体系结构, 即使用高速缓冲存储器、主存储器和外存储器。 (CAI演示) CPU能直接访问的存储器称为内存储器,它包括 高速缓冲存储器和主存储器。 CPU不能直接访问外存储器,外存储器的信息必 须调入内存储器后才能为CPU进行处理。 表3.1 存储器的用途和特点 3.1.3主存储器的技术指标 主存储器的性能指标主要是:存储容量、存取时 间、存储周期和存储器带宽。 字存储单元即存放一个机器字的存储单元,相应 的地址称为字地址。一个机器字可以包含数个字节, 所以一个存储单元也可包含数个能够单独编址的字节 地址。 下面列出主存储器的主要几项技术指标: 表3.2 主存储器的主要几项技术指标 3.2 随机读写存储器 3.2.1 SRAM存储器 3.2.2 DRAM存储器 3.2.3 主存储器组成实例 3.2.4 高性能的主存储器 3.2.1 SRAM存储器 1.基本存储元 基本存储元是组成存储器的基础和核心,它用来存储一位二进制信息0或1。 六管SRAM存储元的电路图及读写操作图请看CAI演示。 它是由两个MOS反相器交叉耦合而成的触发器,一个存储元存储一位二进制代码.这种电路有两个稳定的状态,并且 A,B两点的电位总是互为相反的,因此它能表示一位二进制的1和0。 看图说出该存储元的读写操作是怎么实现的? 2.SRAM存储器的组成 SRAM存储器的组成框图请看CAI演示。 下面我们对此SRAM存储器的组成做一下具体介绍: 存储体:存储单元的集合,通常用X选择线(行线) 和Y选择线(列线)的交叉来选择所需要的单元。 地址译码器:将用二进制代码表示的地址转换成 输出端的高电位,用来驱动相应的读写电路,以便选 择所要访问的存储单元。 地址译码有两种方式: 单译码:一个地址译码器,适用于小容量存储器; 双译码: X向和Y向两个译码器,适用于大容量存储器。 [例]:一个采用双译码结构的4096×1的存储单元矩阵,其译码过程:已知: 4096=212,? 共需要12位地址线。 ?(1)若采用单译码法产生地址译码,则地址译码器输出为4096根线,用以选择4096个存储单元。 ?(2)若采用双地址译码法,将12位地址分为X、Y两 组,每组6位。即:??? 4096=212=26×26=64×64。 ?? 这样,利用X译码器输出与Y译码器输出的交叉选 择,同样可以确定出4096个存储单元。而两个译码器 的输出,总共仅有: 64+64=128根线。 (显然大大减少了线数!)(CAI演示) [基本功能单元]: 驱动器: 双译码结构中,在译码器输出后加驱动器,驱动 挂在各条X方向选择线上的所有存储元电路。 I/O电路:处于数据总线和被选用的单元之间,控制被选 中的单元读出或写入,并具有放大信息的作用。 片选与读写控制电路: 每一个集成片的存储容量终究还是 有限的,所以需要一定数量的片子按一定方式进行连接后才能 做成一个完整的存储器。在地址选择时,首先要选片,只有当片 选信号有效时,此片所连的地址线才有效。这样才能对这一片 上的存储元进行读写操作。 输出驱动电路:为了扩展存储器的容量,常需要将几个芯 片的数据线并联使用;另外存储器的读出数据或写入数据都放 在双向的数据总线上。这就用到三态输出缓冲器。
文档评论(0)