ddr2 sdram在高端数字存储示波器中的应用word格式论文.docxVIP

ddr2 sdram在高端数字存储示波器中的应用word格式论文.docx

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
ddr2 sdram在高端数字存储示波器中的应用word格式论文

摘要摘要随着数据采集存储系统中采样率的不断提高,对数据的存储提出了越来越高的要求。高速采样和大容量持续存储已经成为现代测试领域的发展方向,并且已经被广泛应用于数字存储示波器、逻辑分析仪等测试仪器中。本文研究的高速大容量数据存储系统着重面向高端数字存储示波器的应用需求,也是整个系统设计的难点和重点。随着集成工艺的提高以及ADC架构的改进,A/D模数转换芯片的最高采样率已经达到了GSPS级水平,加上并行交替采样和数据拼合技术的发展,基本满足了大多数数据采集系统的要求,这就要求有高速的数据存储器与之匹配。同时在高速采样率下,必然会产生巨大的数据流,所以,通常需要大容量的存储器作为海量采样数据的缓存。论文在分析了高端数字存储示波器系统性能要求的基础上,根据前端数据采集对数据吞吐量的要求,制定了高速大容量存储系统的设计方案,采用第二代双数据率存储器DDR2SDRAM内存完成对高速海量数据的缓存。同时结合触发控制,扩展了对有效数据存储的深度。存储控制器的设计实现了3GByte/s的存储速率以及128Mpts的持续数据存储深度。论文在高速大容量数据存储控制器的设计部分详细分析了DDR2内存的主控制逻辑,时钟管理、寻址方式和长存储模式下触发功能的设计。同时根据动态存储器的刷新特性,设计了异步FIFO,实现了A/D采样、DDR2 内存芯片和DSP 三者之间的数据传递。并且提出了波形的快速定位和缩放技术来解决数字存储示波器深存储下的快速响应问题。关键字:高速数据采集、大容量数据存储、DDR2 内存控制器、数字存储示波器ABSTRACTABSTRACTMoreandmorehighstoragerequirementscomeoutalongwiththecontinuous improvementofsamplingrateinthedataacquisitionandstoragesystems.The developmentin themoderntesting field inclinetoHigh-speedsamplingand large-capacitystoragewhichalsohavealreadywidelybeenusedindigitalstorage oscilloscopes,logicanalyzersandothertestinstruments.Thehigh-speedand large-capacitydatastoragesystemsintroducedinthisthesisfocusontheapplication demandofhigh-sidedigitalstorageoscilloscope,also,thecoreanddifficultmoduleof the entiresystem.WiththeenhanceofintegrationprocessandtheimprovementofADCarchitecture, themaximum samplingrateofAnalog-to-DigitalConverterchiphasreached GSPS-class,together withtheimprovementofParallelSampling technology,most requirementsofthedataacquisition systemcouldbefulfilled.Butthatneedshigh-speed datamemorytomatch.Atthesametime,high-speedsamplingratewouldbringhuge data flow, therefore, large capacitymemoryasasampled-datacache is usuallyrequired.Basedontheanalysisofhigh-enddigitalstorageoscilloscopesystemperformance requirementsandthedatathroughputrequirementsofdataacquisitionfront-side,the high-speedlarge-capacitystoragesystemprogrambuiltinthisthesis,using second-generationdoubledataratememoryDDR2SDRAMtorealizehigh-speedmass datacache.Simultaneously,combinedwithtriggercontrol,theworkdescribedinthe thesis deepens

您可能关注的文档

文档评论(0)

peili2018 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档