一种8位低功耗高速ad转换器的设计-design of an 8 - bit low-power high-speed ad converter.docxVIP

一种8位低功耗高速ad转换器的设计-design of an 8 - bit low-power high-speed ad converter.docx

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
一种8位低功耗高速ad转换器的设计-design of an 8 - bit low-power high-speed ad converter

摘要一种8位低功耗高速A/D转换器的设计学科:微电子学与固体电子学作者姓名:师帅签名:导师姓名:雷天民签名:答辩时间:2006年3月摘要随着集成电路工艺与技术的飞速发展,集成电路己经进入系统级芯片(SOC)阶段。高速、低功耗A/D转换器被广泛地用作模拟IP,特别是在通信和视频处理应用上。本文在0.35μm,5V数模混合BiCMOS工艺下设计了一种采样精度为8比特,工作频率为100MHz的低功耗二步式A/D转换器。本文采用了二步式结构以兼顾高速和低功耗要求。整个A/D转换器分两步进行A/D转换,高五位的A/D转换采用两级ECL电路和模拟量减法电路,低三位的A/D转换采用全并行(Flash)ADC,这样的结构级选择很好地平衡了速度与功耗之间的矛盾。设计了一种高速的电压比较器来提高整个转换器的速度,并且大大降低了比较器的数目。由于低三位A/D转换采用格雷码编码,所以在数据输出之前,增加了格雷码-二进制转换电路。设计了带隙基准电路,为ADC提供基准电压,而且能进行一定范围内的微调。ADC中每个模块都通过了功能仿真,达到了所需要的性能指标。整个系统的主要指标为:分辨率为8位、最高采样率为100Msample/S、功耗约为400mW。这个设计能广泛应用于数据通信、视频处理和医学成像等领域。关键词模数转换;二步式;比较器;带隙基准IDESIGNOFA8-BITHIGHSPEEDANDLOWPOWERADCSpecialty:MicroelectronicsandSolid-stateElectronicsSupervisor:LeiTianminSignature:Author:ShiShuaiSignature:Date:Mar.2006AbstractWiththerapiddevelopmentofsemiconductortechnology,integratedcircuitshassteppedintoaneweraofSOC.High-speed,low-powerA/DconvertersarewidelyusedasanalogIP,especiallyinSOCsforcommunicationandvideoprocessing.Inthispaper,weproposeda8-Bit100MHzlow-powertwo-stepA/Dconverterbasedon0.35μm5VBiCMOSprocess.Consideringthetradeoffbetweenhigh-speedandlow-power,two-steparchitecturewasadopted.TheA/Dconversioniscompletedintwosteps:Thetwo-stageECLcircuitandanalogsubtratorareadoptedfortheconversionofhigh5bitsofADC,a3-bitFlashADCisadoptedfortheconversionofthelow3bits.InordertoimprovethespeedofwholeADCandlargelyreducethenumbersofcomparators,atypeofhighspeedvoltagecomparatorisdesigned.BecauseofGraycodeisusedinthecodingoftheconversionoflow3bits,aGray-to-binarycircuitisaddedbeforetheoutputoftheconverteddata.WealsodesignabandgapvoltagereferencecircuittoprovideprecisevoltagereferenceforthereferredADC.AllmodulesintheADCarestimulatedindividuallyandtheADCisstimulatedatasystemlevel.ThemainperformanceparametersoftheADCare:8-bitresolution,maximum100-Msample/ssamplerate,powerdissipationof400mW.Thisdesigncanbewidelyusedintheareofdatacommunication,video-processingandmedicalimaging.Keywords:A/Dconversion;Twostep;Comparator;Bandgapreference目录第1章绪论........................................

您可能关注的文档

文档评论(0)

peili2018 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档