- 98
- 0
- 约1.17千字
- 约 14页
- 2018-06-06 发布于江西
- 举报
杭电-数字逻辑电路实验大作业-四路智能抢答器.docx
数字逻辑电路实验大作业四路智能抢答器学院:通信工程学院专业:xxxxx班级:1308xxxx学号:13xxxxxx上课时间:周一3,4,5节座位号:xxx指导老师:xxxxx姓名:xx手机号:xxxxxx项目概况在主持人发出抢答命令之后,四只队伍可以同时抢答,如果有一支队伍抢答成功,立马封锁输入端口以禁止其他队伍抢答,并且抢到机会的队伍共阴极显示器显示其队伍号码。即,做一个四路智能抢答器。二、方案设计与调试 1 234四路智能抢答器大概框图系统简介:通过优先编码器,寄存器和译码器实现一个4路智能选择器。系统框图,如下图四路智能抢答器详细框图各模块具体设计:优先编码电路模块(74148芯片):1,2,3,4分别代表队伍1,队伍2,队伍3,队伍4。假如队伍1抢答,则1234输入序列为0111,假如是队伍2抢答则输入1011,假如是队伍3抢答,则输入1101,假如是队伍4抢答,则对应输入1110。锁存器模块(74279芯片)AO,A1,A2为优先编码器的三个输出,根据锁存器真值表可以如上图去连接。译码器模块(7448芯片)7448为译码器,其输入A,B,C,D分别对应锁存器的输出Q2,Q3,和地,根据真值表,译码器可以将锁存器传输进来的序列翻译成相应的序列。总体实验电路图:仿真波形:例如:队伍1抢答,输入序列0111,输出序列0110000,根据7448真值表可知,0110000对应的十进制数为1,仿真成功!例如:队伍3抢答,输入序列1101,输出序列1111001,根据7448真值表可知,1111001对应的十进制数为3,仿真成功!三、参考资料:1.74148中文资料:2、74279中文资料:3、7448芯片中文资料:真值表:数字电子技术基础(第二版) 科学出版社四、实验过程遇到的问题及解决方案:这次试验在电路设计方面问题不是很大,但是在软件使用上出现了一些问题,先是把工具栏关掉导致无法快速的绘制实验电路图,然后后来绘制仿真波形的时候又不慎把输入信号序列快捷方式关闭,导致后面的实验进程比较缓慢。五、实验心得与体会:通过这次4路智能抢答器的仿真设计,我体会到了将理论课学习到的只是与实际问题相结合的满足感,因为通过运用我们学习到的知识,解决了实际生活中的问题。另外,在做这个大作业之前,自己心里一直犯嘀咕,自己到底能不能把它做出来,万一做不出来怎么办,有一些不自信,但是真正实际去做的时候,才发现,这次大作业只要将其分解成几个模块,把这几个模块逐一攻破就好,这同样教会我以后遇到比较复杂的困难的问题的时候,要心平气和的脚踏实地的慢慢得去解决它。另外,在实验设计和仿真的时候也遇到一些问题,曾经一度想要选择放弃,但是我坚持了下来,所以我做出来了,我想,成功的人都是能够坚持的人。总而言之,这次大作业让我感触良多也收获良多。
原创力文档

文档评论(1)