- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第9章 数字接口实例及分析315.ppt
* gjhhj jklk; * gjhhj jklk; 第9章 数字接口实例及分析 EDA技术与VHDL设计 * fhfh 数字接口实例1——STBUS总线 ST-BUS总线是一种时分复用总线,它用严格的时钟关系进行帧的定位(同步)和比特的定位(同步),这种总线在数字电路交换系统中得到了广泛的应用。各种语音、数据信息按照时分复用的方式在总线中传输、交换。 * fhfh 数字接口实例1——STBUS总线 * fhfh 帧时钟信号、比特时钟和数据时序关系 * fhfh 用户A 用户B FPGA TP3067 TP3067 控制模块 时隙交换实现框图 * fhfh TP3067时序图 * fhfh 数字接口实例2——复接分接接口设计 数字复接的定义为将两个或多个低速数字流合并成一个高速数据流的过程、方法。它是提高线路利用率的一种有效方法。例如,我们把4路2Mbps的数据流合并成一条8Mbps的高速数据流,就是数字复接。而把高速数据流分解为多路低速数据流,就是数字分接。 * fhfh 复帧结构 * fhfh RAM1_A RAM2_A RAM选择 复接 地址产生单元 Sti1 Sti2 Sto RAM2_B RAM1_B 2M/4M变换数字复接 * fhfh RAM1_A RAM2_A RAM选择 选择器 地址产生单元 Sti Sto1 选择器 Sto2 RAM2_B RAM1_B 4M/2M变换数字分接 * fhfh 状态 相应动作 状态0 Sti1写入RAM1A Sti2写入RAM2A Sto从RAM1B中读取数据 状态1 Sti1写入RAM1A Sti2写入RAM2A Sto从RAM2B中读取数据 状态2 Sti1写入RAM1B Sti2写入RAM2B Sto从RAM1A中读取数据 状态3 Sti1写入RAM1B Sti2写入RAM2B Sto从RAM1B中读取数据 数字复接状态 * fhfh 状态 相应动作 状态0 Sti写入RAM1A Sto1从RAM1B中读取数据 Sto2从RAM2B中读取数据 状态1 Sti写入RAM2A Sto1从RAM1B中读取数据 Sto2从RAM2B中读取数据 状态2 Sti写入RAM1B Sto1从RAM1A中读取数据 Sto2从RAM2A中读取数据 状态3 Sti写入RAM2B Sto1从RAM1A中读取数据 Sto2从RAM2A中读取数据 数字分接状态 * fhfh 数字接口实例3——I2C接口设计 I2C(Inter-Integrated Circuit)总线是一种由PHILIPS公司开发的两线式串行总线,用于连接微控制器及其外围设备。I2C总线产生于在80年代,最初为音频和视频设备开发,如今主要在服务器管理中使用。 * fhfh 起始和结束条件 * fhfh I2C总线传输及响应 * fhfh X9241操作时序 * fhfh X9241操作指令 指令 指令格式 I3 I2 I1 I0 P1 P0 R1 R0 读WC 1 0 0 1 1/0 1/0 - - 写WC 1 0 1 0 1/0 1/0 - - 读DR 1 0 1 1 1/0 1/0 1/0 1/0 写DR 1 1 0 0 1/0 1/0 1/0 1/0 DR-WC 1 1 0 1 1/0 1/0 1/0 1/0 WC-DR 1 1 1 0 1/0 1/0 1/0 1/0 All DR-WC 0 0 0 1 - - 1/0 1/0 All WC-DR 1 0 0 0 - - 1/0 1/0 递增/减 0 0 1 0 1/0 1/0 - - * fhfh 数字接口实例4——UART接口设计 通用异步收发器 UART:(Universal Asynchronous Receiver and Transmitter) 典型的芯片有:Intel 8250/8251,16550 * fhfh “串行通信”是指外设和计算机间使用一根 数据信号线(另外需要地线),数据在一根数据信 号线上一位一位地进行传输,每一位数据都占 据一个固定的时间长度 串行通信 * fhfh 物理的传输 比特同步(接收方能正确接收比特) 和处理器如何沟通(速率匹配、总线转换) 帧同步(接收方能正确接收
您可能关注的文档
最近下载
- 关于十二矿优化劳动组织的调研报告.docx VIP
- 沪粤版九年级物理上册知识点整理.pdf VIP
- 关于十二矿优化劳动组织的调研报告.doc VIP
- 2025年财会类中级会计职称中级会计实务-中级会计实务参考题库含答案解析(5套试卷).docx VIP
- 旅游咨询项目创业计划书.pptx VIP
- 西师版数学六年级上册全册教案.pdf VIP
- 2025江西鹰潭市公安局面向社会招聘留置看护勤务辅警87人笔试备考试题及答案解析.docx VIP
- 浅析互联网金融平台的风险与监管——以蚂蚁金服为例.doc VIP
- 旅游咨询创业计划书.pptx VIP
- 【0181】46页PPT数字化建设项目总体规划蓝图(豪华版).pptx VIP
文档评论(0)