- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
寻找合适基准时钟分配
寻找合适基准时钟分配
在RF接收器中,通过基准时钟缓冲和分配引入的时钟抖动可能限制可实现的系统性能。为了获得宽松的前端滤波器要求而采用相对较高的中频(IF)时,对低抖动的要求会进一步提高。本文详细探讨了325MHzIF采样系统的设计,并提出了将正弦波基准信号转换为一对差分LVPECL时钟的时钟缓冲器和分配器,该时钟缓冲器和分配器适用于驱动高速ADC,而且驱动高速ADC时,最大限度地减小了所引入的抖动。
系统描述
在IF采样(或欠采样)系统中,ADC完成RF接收器中最后一级下变频。IF越高,RF前端的镜频抑制滤波器的陡度就越小,这有助于减小滤波器的成本、尺寸和插入损耗,并进一步减少对放大的需求,这反过来会导致更低的成本和功耗。图1所示为一个典型和采用IF采样的RF接收器链路。
设计接收器时,采用相对较高IF的缺点是,在对较高频率的模拟输入信号采样时,系统性能规格更容易受到ADC性能降低的影响。例如,在输入频率较高时,ADC的无寄生动态范围(SFDR)变差了。更重要的是,在对更快速的输入采样时,ADC的孔径抖动和时钟抖动相结合,限定了可实现的信噪比(SNR)。
时钟抖动的影响可以通过比较由于时钟抖动所引起的电压误差值、同时采用相同的ADC和时钟对两个摆动信号(其中一个信号的斜率高于另一个信号)进行采样来演示。该时钟具有相同的时间抖动量(tJ的单位为s-RMS),并按图2所示对两个信号实施采样。对于移动速度较快的信号,因时钟抖动而引起的不确定性确实较高,因此,当模拟输入具有较高的频率分量时,时钟抖动是一个限制SNR指标的主要(如果不是主导的话)误差源。所以,尽可能地抑制ADC时钟(在图1中表示为IF采样时钟)的抖动是最重要的。
为了避免在ADC时钟输入端上发生AM至PM噪声转换,该时钟应具有一个高的摆率,理想情况下是一个方波。ADC的时钟输入起一个限幅器的作用,其获取一个信号并通过在输入信号的零(或某些其他的基准)交叉点上做出决策来对此信号进行方波处理。当输入信号具有一个缓慢的摆率时(比如在一个低频和/或低幅正弦波中,与方波相比,信号通过零交叉点类似于慢动作),将发生AM至PM噪声转换。假如存在任何类型的AM噪声(例如,电阻器热噪声,来自于电源的耦合噪声等),则输入信号的零交叉点在随后的脉冲边缘之间变得不一致,从而导致在限幅器的输出端上产生抖动;于是,AM噪声转换为PM噪声。反之,倘若输入信号快速通过零交叉点(比如,LVPECL信号由于其具有快速上升和下降时间的原因一般都将如此),那么加至时钟的AM噪声被转换为PM噪声的机会就非常之少,甚至完全没有机会。
另外,大多数新式ADC要求以差分方式驱动时钟输入,以实现最佳性能。时钟信号走线在PCB上常常经过相当长的距离,因为信号的源和目的地相互之间通常不是靠得很近。与单端时钟信号传送相比,以差分形式传送时钟信号可使信号不受耦合影响,而且能全面提升设计的可靠性。
图1所示LO信号一般由锁相环(PLL)系统产生。PLL需要一个基准时钟,以将LO锁定在该时钟上。传统上,10MHz是常见的基准频率。不过,频率高得多的基准时钟如今变得越来越普遍了。事实上,100MHz以及更高的频率在新式RF设计中并非不常见。
基准时钟通常由OCXO或TCXO器件产生,这种时钟的抖动(或相位噪声)一般非常小。如果PLL基准时钟的频率合理选择为高于RF接收通道带宽(或在两个或更多相邻通道同时数字化的接收器中,为多个通道的带宽)的两倍,那么同样的基准信号还可用作IF采样ADC的时钟,以符合某些适合的频率规划。理想情况下,IF选择滤波器的通带及其过渡区域的大部分都应该在ADC的单一奈奎斯特(Nyquist)区域内,以避免频率折叠。用图3所示的IF滤波器幅度响应,可以说明这一点。在图3中,所选IF与ADC的7阶奈奎斯特区域相匹配。在该图中,fS代表ADC的采样率。在这种情况下,会选择图1中的LO,这样,混频器的下变频信号输出就会以IF选择滤波器的中间点为中心,如图3所示。
图4总结了上述时钟分配方案,图中假定基准频率为100MHz。图4中的时钟缓冲器和分配器在这个系统中有很重要的作用,因为它接收来自OCXO或TCXO器件的单端正弦波,并提供两个差分LVPECL信号,这两个信号适合发送到ADC和PLL。为了使在所分配的时钟上附加的抖动最小,它应该这么做。LTC6957-1是一款附加抖动很小的双LVPECL输出时钟缓冲器,适用于这种要求附加抖动较小的应用,并满足上述讨论中提出的所有要求。运用不同版本的LTC6957,还可以实现其他输出格式。LTC6957-2提供LVDS输出,LTC6957-3和LTC6957-4提供CMOS输出。
LTC2153-14是一款31
文档评论(0)