2006~2007学年第一学期《数字逻辑》考试试题(A卷).pptVIP

2006~2007学年第一学期《数字逻辑》考试试题(A卷).ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
2006~2007学年第一学期《数字逻辑》考试试题(A卷)

* 北京工业大学计算机学院 2006~2007学年第一学期《数字逻辑》考试试题(A卷) 考试时间:2007年1月8日 8时0分至9时35分(闭卷) 学号: 姓名: 成绩: _____答案____ 题号: 一 二 三 四 五 六 七 得分: 一. 填空题(每空2分,共26分) 1. 数制转换 2.计算: 3. 已知x = ,请写出(小数点后取7位): [x]原= ; [x]补= ; [x]反= 。 4. 写出十进制数36.08的8421码、2421码和余3码的BCD代码。 (36.08)10 ? ( )8421 ( )2421 ( )余3码 5. 已知函数 (小数点后四位即可) 1 1 1 1 1 1 1 1 1 1 2 2 2 2 2 2 2 2 * 求: 二. 简答题(每题5分,共25分) 1. 已知 2. 依照以下波形,试画出上升边沿触发的JK触发器和高电平使能的JK锁存器的输出端波形,设初态为“0”,/RD为异步清0端。 3. 已知格雷码(G3 G2 G1 G0)转换为二进制自然代码(F3 F2 F1 F0)的逻辑电路如下,请直接画出二进制自然代码转换为格雷码的逻辑电路。 G3 G2 G1 G0 =1 =1 =1 F3 F2 F1 F0 /RD =1 =1 =1 G3 G2 G1 G0 (空翻) (空翻) 2 2 1 3 2 (每沿1分) 1 1 1 1 1 * 5. 由74LS151 8选1组成的电路如下图,试填写卡诺图并写出F的最简与或非式 。 4. 化简函数为最简与或式及最简或与式,并分别判断所求两个最简式是否有险象,若有如何消除. 最简与或式: 最简或与式: 1 EN CBA ABC D D0 D1 D2 D3 D4 D5 D6 D7 F 74LS151 “1” Y AB CD 00 01 11 10 00 01 11 10 F AB CD 00 01 11 10 00 01 11 10 F 0 d d 0 d 1 1 0 1 1 d 0 d 1 0 0 F=____________________________________ F=_______________________ F=_______________________ 险象(消除)?_____________________ 险象(消除)?________________________ 无险象 有险象,消除之 1 0 1 1 0 1 1 1 0 1 1 0 0 0 1 0 1 1 1 1 1 3 2 错一处扣一分,最多扣3分。 * 三. 已知74LS194的功能表和构成的电路如下,请写出上电清零后,电路在CLK控制下的状态转移表,并画出电路输出Z的波形。(8分) /CLR S1 S0 CLK 功能 0 × × × 清零 1 0 0 ? 保持 1 0 1 ? 右移 1 1 0 ? 左移 1 1 1 ? 置数 74LS194功能表 CLK /CLR Z QAQBQCQD QA(t+1)QB(t+1)QC(t+1)QD(t+1) /CLR 状态转移表 0000 1101 1101 0110 0110 0011 0011 0001 0001 0000 或 4 4 (每沿1分) * 四. 已知74LS163的功能表和构成的电路如下,试分析该电路完成什么功能?并用Verilog HDL借鉴下述功能表重新描述电路所实现的功能。要求:写出完整的分析过程。(12分) CP “1” 1 1 0 0 功能表: 输入端 输出端 说明 /CLR /LD P T CP QD QC QB QA RCO 0 ? ? ? ↑ 0 0 0 0 0 清零 1 0 ?

文档评论(0)

138****7331 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档