视频解码器ADV7181B硬件和软件设计要点.docVIP

视频解码器ADV7181B硬件和软件设计要点.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
视频解码器ADV7181B硬件和软件设计要点.doc

视频解码器ADV7181B—硬件和软件设计要点 [61EDA】摘要:欧洲SCART RGB需要对RGB和CVBS输入同时进行数了化,以处理來自任意一个输入的数 据,这取决于已经被施加的快速消隐信号的电平。 模拟器件公司(AD1)的ADV7181B解码器燄初被设讣用來支持标准清晰度复介、S-视频、分量视频输入接口 格式。它也支持所冇的PAI八SECAM和NTSC格式。这一纽件不支持具冇快速消隐的欧州SCART RGB标准。 欧洲SCART RGB需要对RGB和CVBS输入同时进行数字化,以处理来自任意一个输入的数据,这取决丁?已经 被施加的快速消隐信号的电平。快速消隐被川作控制信号,这些信号川丁-以逐个像索为基础的交换处理。 在这种模式屮,同步信息始终CVBS输入提取。这种形式的RGB支持被称为动态快速消隐。当需要SD RGB 支持的时候,并且不需要逐个像索进行交换,这被称为静态快速消隐。ADV7181B可被配置为支持标准淸晰 度RGB输入模式,该模式具冇静态快速消隐。 硬件配置 图1所示为一建议硕件配置。红色建议输入为A1N3 (Pin 46)、绿色建议输入为All (Pin 35)、蓝 色建议输入为ATN5 (Pin 48)。脚本配置采用手工混合把这些输入送到相应八DC;可选的输入配置也是可行 的,但在这里并不建议采用它,而在色彩空间转换功能块中随厉的处理路径也需耍重新配置。同步需耍从 同步CVBS输入中提取。切记CVBS输入极有可能含有色彩脉冲和有效视频数据。在这种情况下,唯一的要 求是数据的同步提取;CVBS信号的某些方面如果出现在同步限幅器(slicer)屮,可能造成错误或不正确的 提取。 ADV7181B i G75Q:■ 11_1 i G 75Q: ■ 1 1_1 IMF 1 1 )__ 75( ;0 F 1 1 1 IpF 1 Molo山NN8 JLMUOS Al 750 O 图1硬件配置 特别是扩展到消隐电平以下的色彩脉冲信息会造成一些问题。基于这一点原因,建议插入低通滤波器 來削弱色彩脉冲,以及任何其它可能造成同步提取问题的冇效视频元素。图2所示为滤波器操作的一个图 示。在100 kHz具有3 dB点的棊本单阶滤波器应当足以实现这-?功能。被过滤的CVBS输入借助Pin 50 (在 数据表中显示的址没冇连接)被反馈到内部同步限幅器。來自解码器的输出数据可在具冇嵌入式和/或外部 同步8比特16比特输出格式中获得。在一些情况下,同步信息以绿色通道表示;在这些借况下,町执行如 图3所示的配置。 Figure 2. Low-Pass Filter Removing Color Burst and Active Video Data 图2滤波器使用 ADV7181B 0— MoloUJNNOO loros1 NAlrr5N 0— MoloUJNNOO loros 1 N Al rr 5 N Al SYNC SLICER Figure 3. Hardware Configuration Where Synchronization is Embedded on the G Input 内部处理 于工混介把输入RGB信号发送到各个ADC,然后再发送到特定RGB处理模块。用户控制允许单独调节 増益和偏置。这一模块包括一个可编程色域转换器,在这一?转换器屮RGB输入被转换到YPrPb格式,并口 随后乂被转换到后端输出格式程序。具有同步的C滤波的CVBS输入能通过特定RGB模式同步限幅器模块进 行处理。同步输入在下降沿被取样;调节叮以在限幅电平上,但对于归一化无噪声输入,这不应当成为一 个必要条件。图4略述了限幅电平调整控制。 Figure 4. Sync Slice Level Adjustment 图4 软件配置 木节提供了固定功能控制脚本的实例。所捉供的所有的数值均是十六进制的。第一个数值是器件ID, 在这一情况下0x42针对解码器。下一个数值表示解码器内的了?地址,最后,这一数值被编程;写入顺序必 须按如下执行。 Sample Script ADV7181B SCART RGB 8-bit 422 out (625i) using 2 6363 MHz Xtal 42 01 88; Disable IIS PEL, providing faster response for high quality timebase inputs 42 05 00; Enable the special SO RGB processing block 42 06 OF; Set the input standard for 625i with 2X input oversampling 42 ID 40; Enab 1e 28 MHz

文档评论(0)

ggkkppp + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档