“系统集成电路设计”课程VerilogHDL实验教程.docxVIP

“系统集成电路设计”课程VerilogHDL实验教程.docx

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
“系统集成电路设计”课程Verilog HDL实验教程(学校内部教材,切勿外传) 上海大学 通信与信息工程学院2012.10.16 目录实验一 TOC \o 1-5 \h \z 基于ISE软件实验平台的源代码输入设计方法 1 一、 实验目的 1 二、 实验原理 1 三、 实验步骤 2 四、 实验报告 11 实验二基于ISE软件实验平台的原理图输入设计方法 12 一、 实验目的 12 二、 实验的硬件要求(这部分与实验三衔接,本实验中暂不具体考虑)……12 三、 实验内容(这部分与实验三衔接,本实验中暂不具体考虑) 12 四、 实验原理 12 五、 实验步骤 15 六、 实验报告 20 实验三 逻辑设计与VIRTEX-II PRO FPGA的配置 21 一、 实验目的 21 二、 实验的硬件要求 21 三、 实验内容 21 四、 实验源程序 21 五、 实验步骤(以排队优先级程序为例) 24 六、 实验扌艮告 32 实验四基于CHIPSCOPE的触发器功能模拟实现 33 一、 实验目的 33 二、 实验原理 33 三、 实验步骤 34 四、 实验报告 47 实验五 扫描显示电路的驱动 48 一、 实验目的 48 二、 实验内容 48 三、 实验原理 48 I 四、 实验步骤 49 五、 实验扌艮告 49 实验六60秒计数器的设计 50 一、 实验目的 50 二、 实验原理 50 三、 实验步骤 52 四、 实验扌艮告 60 实验七 数字钟的设计 61 一、 设计要求(数字钟的功能) 61 二、 实验目的 61 三、 实验原理 61 四、 实验内容 61 五、 实验步骤 66 六、考核要求 93 实验八字符发生器的设计 94 一、 实验目的 94 二、 实验原理 94 三、 实验步骤 96 四、 实验报告 96 附录A VIRTEX-II PRO(V2-PRO)开发系统介绍 97 一、VIRTEX-II PR0(V2-PR0)系统开发板 97 三、 实验配件 98 ,?、轨件1 @ 11可丿[?????????????????????????????????????????????????????????????????????? .^^9 四、 可能涉及的管脚定义 100 五、 ISE设计流程 101 六、 英文缩略语及部分原语 101 附录B WINDOWS2000T开发系统的驱动 103 II 实验一基于ISE软件实验平台的源代码输入设计方法实验一 基于ISE软件实验平台的源代码输入设计方法(Xinlinx ISE 10.1基于波形测试法的仿真)一、实验目的1. 通过一个简单的3?8译码器设计,掌握基于ISE软件实验平台实现逻辑电路源代码输 入的设计方法。2.掌握逻辑电路的仿真测试方法。3. 初步了解可编程器件设计的全过程。二、实验原理实验源程序*方法一:module three_eight (a,b,c, d0,dl,d2,d3,d4,d5,d6,d7); input a,b,c; output dO,d 1 ,d2,d3,d4,d5,d6,d7; reg dO,d 1 ,d2,d3,d4,d5,d6,d7; always @ (a or b or c) begin case ({a,b,c}) 3#039;b000:{dO,d 1 ,d2,d3,d4,d5,d6,d7}=8#039; 3#039;b001: {dO,d 102,d3,d4,d5,d6,d7 }=8 #039; 3 #039;b010: {dO,d 1 ,d2,d3,d4,d5,d6,d7 }=8#039; 3#039;b011: {dO,d 1 ,d2,d3,d4,d5,d6,d7 }=8 #039; 3#039;b 100: {dO,d 1 ,d2,d3,d4,d5,d6,d7}二 8 #039; 3 #039;b 101:{ dO,d 1 ,d2,d3,d4,d5,d6,d7} =8#039; 3#039;bll0:{d0,dl,d2,d3,d4,d5,d6,d7}=8 #039; 3#039;bl 11:{dO,d 1 ,d2,d3,d4,d5,d6,d7} =8#039;b endcase end endmodule 1 实验一基于ISE软件实验平台的源代码输入设计方法*方法二:module three_eight (datain,dataout); input [2:0] datain; output [7:0] dataout; reg [7:0] dataout; always

文档评论(0)

ggkkppp + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档