基于DSP的高频疲劳试验控制器的研制-机械电子工程专业论文.docxVIP

基于DSP的高频疲劳试验控制器的研制-机械电子工程专业论文.docx

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
长春理工大学硕士学位论文原创性声本人郑重声明:所呈交的硕士学位论文《基于DSP的高频疲劳试验机控制器的研 长春理工大学硕士学位论文原创性声 本人郑重声明:所呈交的硕士学位论文《基于DSP的高频疲劳试验机控制器的研 制。毋本人在指导教师的指导下,独立进行研究工作所取得的成果。除文中已经注明 引用的内容外,本论文不包含任何其他个人或集体己经发表或撰写过的作品成果。对 本文的研宄做出重要贡献的个人和集体,均己在文中以明确方式标明。本人完全意识 到本声明的法律结果由本人承担。 孙卜虐 —塑L年—上月j2-日 作者签名 长春理工大学学位论文版权使用授权书 本学位论文作者及指导教师完全了解“长春理工大学硕士、博士学位论文版权使 用规定”,同意长春理工大学保留并向中国科学信息研宄所、中国优秀博硕士学位论文 全文数据库和CNKI系列数据库及其它国家有关部门或机构送交学位论文的复印件和 电子版,允许论文被查阅和借阈。本人授权长春理工大学可以将本学位论文的全部或 部分内容编入有关数据库进行检索,也可采用影印、缩印或扫描等复制手段保存和汇 编学位论文。 作者签名: 到±墨 鱼!!年—上月—』L日 指导导师签名:垒圭, —三Ⅱ年—土月,!日 摘 摘 要 随着微机技术与电子技术的快速发展,国内外许多高频疲劳试验机生产厂商已经 将这些先进的技术应用在了试验机的控制器上,本文在此基础上,提出了利用DSP的 高速处理能力来实现试验机控制的快速响应.同时通过CPLD来实现相关的逻辑电路. cf,LD的使用不仅减少电路板的空间.而且也降低了电路板产生错误的概率,通过1SA 膛线来完成下位机与上位机的通讯。 本论文介绍了高频疲劳试验机的发展情况,并指出了应该加以改进的地方。 利用ANSYS软件,对高频疲劳试验机主机的整体结构建立了有限元模型.同时进 行了谐响应分析,指出了试样与砝码给试验机共振频率带来的影响。 运用DSP实现PID控制算法,使得控制精度与响应速度达到预期指标。在CPLD的 开发中,运用原理图输入与硬件描述语言相结合的方法,实现了锁存器.计数器,译 码器等电路的功能。 高频瘫劳试验机是通过共振的原理.对试样进行可变负荷的加载。加载的频率可 以达到80—250Hz,我们所研制的高频疲劳试验机控制器,是通过负荷传感器的反馈来 对电磁谐振式激振器进行控制的。 关键字:DSP CPLD试验机数字PID AbstractWith Abstract With the rapid development of microcomputer and electronic technology.many high frequency fatigue testing machine manufacturers have already applied these advanced technologies into the control of testing machines This thesis.which is based on advanced Iechnologies proposes that the high speed processing ability of DSP can be used to achieve fast response to testing machine control and relative logic circuit cart be realized through CPLD The employment ofCPLD can nol only decrease the circuit nzfer space but reduce the error probability cmtsed by circuit wafer chip,and to accomplish the communication betweenlowermachineand uppermachine bymeans ofISAtrunk The development of high frequen%fatigue testing machine is discussed and∞me improvements are suggested in this thesis With the help of ANSYS the author builds the finite element model based on the integrated slnlclure of high frequenc)fatigue testing machine and analyzes harmonic response as well as figures

您可能关注的文档

文档评论(0)

131****9843 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档