- 1、本文档共36页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
(2) 输入模拟量的通道数目和量程 多数ADC只有一个模拟输入通道,因此要对多个模拟信号进行转换时,则要另外加一个多路转换开关(类似于数字电路中MUX的概念,只不过输入都是模拟量,例如CD4051就是一个8选1的多路模拟开关)。有的ADC内部已包含多路转换开关,例如ADC0809,它内部含有一个8路转换开关,因此可以直接分时地对8路输入模拟信号进行转换。 ADC的模拟输入范围常用的有0~5V、0~10V、-5V~+5V、-10V~+10V等规格。一般的ADC只有一个模拟输入范围,但有些ADC在不同的输入引脚则有不同的模拟输入范围。 ???注意:在ADC的使用中要尽可能使输入信号最大值接近于ADC的模拟输入的满量程,这样有利于充分利用该ADC的精度性能。 例如,3位的满量程为8V的ADC: 输入信号为0~1V,则输出仅有000和001,故输入的细微变化无法区分! 而将输入信号放大8倍成0~8V,则输出有000~111共8个数码,故可区分原输入的细微变化! 因此在利用ADC进行数据采集时要注意两个问题: 应先将微弱信号放大(接近满量程); 注意单极性、双极性问题(例如:双极性信号0.5sin?t要放大成单极性信号2.5+2.5sin?t之后再送入到模拟输入量程范围为0~5V的ADC去)。 有时一般运放电路即可 所以,通常希望输入到A/D转换器的信号能接近A/D转换器的满量程以保证转换精度,因此在直流电源输出端与A/D转换器输入之间应接入程控放大器以满足此要求。(四P.390,三P.459) 交流亦可 THANK YOU SUCCESS * * 可编辑 (3) 输出、输入数码的三态锁存器和逻辑电平 大部分ADC的输出和DAC的输入为TTL逻辑电平,但也有些输出数码为ECL电平或CMOS电平,这时在与接口电路连接时要注意电平匹配。 带有输出三态锁存器的ADC,一般可直接连到计算机总线上;否则,还得外加三态锁存器作为接口电路。 TTL:Transistor-Transistor?Logic?晶体管晶体管逻辑(三极管结构)Vcc=5V;VOH=2.4V;VOL=0.5V;VIH=2V;VIL=0.8V。 TTL电平使用注意:TTL电平一般过冲都会比较严重,可以在始端串22欧或33欧电阻。TTL电平输入脚悬空时内部认为是高电平。要下拉的话应用1k以下电阻下拉。TTL输出不能驱动CMOS输入。 CMOS:互补型金属氧化物半导体(PMOS+NMOS) Complementary?Metal?Oxide?SemiconductorVcc=5V;VOH=4.45V;VOL=0.5V;VIH=3.5V;VIL=1.5V。 CMOS电平使用注意:CMOS结构内部寄生有可控硅结构,当输入或输入管脚高于Vcc一定值(比如一些芯片是0.7V)时,电流足够大的话,可能引起闩锁效应,导致芯片的烧毁。在CMOS芯片上,为了防止静电造成损坏,不用的管脚不能悬空,一般接上拉电阻产生较低输入阻抗,提供泄荷通路。 ECL:Emitter?Coupled?Logic?发射极耦合逻辑电路(差分结构)Vcc=0V;Vee=-5.2V;VOH=-0.88V;VOL=-1.72V;VIH=-1.24V;VIL=-1.36V。 ECL电平使用注意:不同电平不能直接驱动,中间可用交流耦合、电阻网络或专用芯片进行转换。ECL电平为射随输出结构,必须有电阻拉到一个直流偏置电压。 仅供参考! (4) 参考电源与工作电源的要求 参考电源(电压或电流)也称基准电源,是ADC将模拟量转换成数字量时用的基准源。因此,为保证转换精度,基准电源必须是高精度的稳定电源,一般不要与工作电源(如信号产生电源)合用。 (5) 工作环境的考虑 工作环境对保证一个系统的性能有很大关系,例如环境温度的变化范围、电网对转换器的干扰是否严重等等。 此外,在ADC的使用中还应注意有关事项,例如:是否要进行调零和满量程调整;是否要外接时钟等。 对于DAC的应用知识,基本与ADC类似…… 三、取样/保持电路的原理和参数 取样/保持电路(S/H电路)是数据采集系统中常用的一个部件,常用于逐次逼近型A/D转换器的前端,以提高允许输入到A/D转换器的模拟信号的最高频率(参见后面“在A/D转换器前是否要接入取样/保持电路?”的讨论)。 Sampling Holding 这里并不是指提高输入信号本身的频率,而是指提高为保证A/D能正常工作而最高允许输入的信号频率! (1) 工作原理及主要参数 取样/保持电路的基本原理非常简单,只要用一个开关S和一个保持电容CH即可组成。其中的开关S一般并非机械开关。 当开关闭合时,电容CH充电达到输入信号电平(“取样”状态); 当开关断开后,电容CH保持这个电平(“保持”状态)。
您可能关注的文档
- 管理学说课件.ppt
- 管理思想发展史PPT课件.ppt
- 管理思想形成PPT课件.ppt
- 管理理论的形成与发展PPT课件.ppt
- 管理理论的形成与演变PPT课件.ppt
- 纸盒结构PPT课件.ppt
- 纸盒结构平面及立体图PPT课件.ppt
- 经典外科补液能量计算PPT课件.ppt
- 经营顾客心PPT课件.ppt
- 缺血性脑卒中静脉溶栓进展PPT课件.ppt
- 基本面选股组合月报:大模型AI选股组合本年超额收益达6.60.pdf
- 可转债打新系列:安集转债,高端半导体材料供应商.pdf
- 可转债打新系列:伟测转债,国内头部第三方IC测试企业.pdf
- 联想集团PC换机周期下的价值重估.pdf
- 计算机行业跟踪:关税升级,国产突围.pdf
- 科技类指数基金专题研究报告:详解AI产业链指数及基金布局.pdf
- 计算机行业研究:AIAgent产品持续发布,关税对板块业绩影响较小.pdf
- 民士达深度报告:国内芳纶纸龙头,把握变局期崛起机遇.pdf
- 社会服务行业动态:全球首张民用无人驾驶载人航空器运营合格证落地,霸王茶姬冲击美股IPO.pdf
- 通信行业研究:特朗普关税令落地,长期看好国产算力链.pdf
文档评论(0)