- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字电子技术实验;实验一 基本门电路逻辑功能测试
实验二 中规模组合逻辑电路应用(一)
实验三 中规模组合逻辑电路应用(二)
实验四 利用EDA软件进行组合逻辑电路的设计
实验五 触发器设计及应用
实验六 计数器的设计及应用
实验七 555定时器的应用
实验八 实验考试;实验一 基本门电路逻辑功能测试;按集成度分:小规模(SSI):每片1—10个器件,
中规模(MSI):每片10—100个器件
大规模(LSI):每片数千个器件
超大规模(VLSI):每片10000器件
按电路结构和工作原理分:
组合逻辑电路:无记忆,输出与以前状态无关
时序逻辑电路:有记忆,输出与以前状态有关
;3. 组合逻辑电路的设计;实验原理;
; 逻辑变量:取值仅有逻辑“0”和逻辑“1”
逻辑代数:按一定逻辑关系进行代数运算(与、或、非、与非、异或……) ;74LS00;四、实验内容及步骤;;;;解:①逻辑抽象;②卡诺图化简; 用74LS00与非门电路组成的半加器电路如图3-1所示。;其中: A---加数;B---被加数;
S---本位和;C---进位。;实验一 基本门电路的逻辑功能测试;
文档评论(0)