IC设计基础(流程、工艺、版图、器件)-笔试集锦.pdfVIP

IC设计基础(流程、工艺、版图、器件)-笔试集锦.pdf

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
IC 设计基础(流程、工艺、版图、器件) 笔试集锦 1、 我们公司的产品是集成电路,请描述一下你对集成电路的认识,列举一些与集成电路 相关的内容(如讲清楚模拟、数字、双极型、 CMOS 、 MCU 、RISC 、CISC 、DSP、ASIC 、 FPGA 等的概念) 。(仕兰微面试题目) 什么是 MCU ? MCU(Micro Controller Unit) ,又称单片微型计算机 (Single Chip Microcomputer) ,简称单片机,是指随着大规模集成电路的出现及其发展,将 计算机的 CPU 、RAM 、 ROM 、定时数器和多种 I/O 接口集成在一片芯片上,形成芯片级的计算机。 MCU 的分类 MCU 按其存储器类型可分为 MASK( 掩模 )ROM 、OTP(一次性可编程 )ROM 、 FLASH ROM 等类型。 MASK ROM 的 MCU 价格便宜,但程序 在出厂时已经固化,适合程序固定不变的应用场合; FALSH ROM 的 MCU 程序可以反复擦写,灵活性很强,但价格较高,适合对价格不敏感 的应用场合或做开发用途; OTP ROM 的 MCU 价格介于前两者之间,同时又拥有一次性可编程能力,适合既要求一定灵活性,又要求低成本 的应用场合,尤其是功能不断翻新、需要迅速量产的电子产品。 RISC 为 Reduced Instruction Set Computing 的缩写,中文翻译为精简执令运算集,好处是 CPU 核心 很容易就能提升效能且消耗功率低,但程式撰写较为复杂;常见的 RISC 处理器如 Mac 的 Power PC 系列。 CISC 就是 Complex Instruction Set Computing 的缩写 , 中文翻译为复杂指令运算集 ,它只是 CPU 分类的一种 , 好处是 CPU 所提 供能用的指令较多、程式撰写容易 ,常见 80X86 相容的 CPU 即 是此类。 DSP 有两个意思,既可以指数字信号处理这门理论,此时它是 Digital Signal Processing 的缩写;也可以是 Digital Signal Processor 的缩写, 表示数字信号处理器,有时也缩写为 DSPs ,以示与理论的区别。 2 、FPGA 和 ASIC 的概念,他们的区别。 (未知) 答案: FPGA 是可编程 ASIC 。 ASIC: 专用集成电路,它是面向专门用途的电路,专门为一个用户设计和制造的。根据一 个用户的特定要求,能以低研制成本,短、交货周期供货的全定制,半定制集成电路。与 门阵列等其它 ASIC(Application Specific IC) 相比,它们又具有设计开发周期短、设计 制造成本低、开发工具先进、标准产品无需测试、质量稳定以及可实时在线检验等优点 3 、什么叫做 OTP 片、掩膜片,两者的区别何在?(仕兰微面试题目) otp 是一次可编程( one time programme ), 掩膜就是 mcu 出厂的时候 程序已经固化到里面去了,不能在写程序进去! ( 4 、你知道的集成电路设计的表达方式有哪几种?(仕兰微面试题目) 5 、描述你对集成电路设计流程的认识。 (仕兰微面试题目) 6 、简述 FPGA 等可编程逻辑器件设计流程。 (仕兰微面试题目) 7 、IC 设计前端到后端的流程和 eda 工具。 (未知) 8 、从 RTL synthesis 到 tape out 之间的设计 flow, 并列出其中各步使用的 tool. (未知) 9 、Asic 的 design flow 。(威盛 VIA 2003.11.06 上海笔试试题) 10 、写出 asic 前期设计的流程和相应的工具。 (威盛) 11 、集成电路前段设计流程,写出相关的工具。 (扬智电子笔试) 先介绍下 IC 开发流程: 1. )代码输入( design input) 用 vhdl 或者是 verilog 语言来完成器件的功能描述,生

文档评论(0)

yanmei113 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档