东南大学门电路和组合逻辑电路实验报告材料实用模板..pdfVIP

东南大学门电路和组合逻辑电路实验报告材料实用模板..pdf

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
实用标准文案 东南大学电工电子实验中心 实 验 报 告 课程名称 : 第 次实验 实验名称 : 院 ( 系 : 专 业: 姓 名:学 号: 实 验 室 : 实验组别 : 同组人员 :实验时间 :年 月 日 评定成绩 :审阅教师 : 一、实验目的 二、实验原理 三、预习思考题 1、下图中的两个电路在实际工程中经常用到 ,其中反相器为 74LS04, 电路中的 电阻起 到了保证输出电平的作用。分析电路原理 ,并根据器件的直流特性计算电阻 值的取值范围。 文档 实用标准文案 N 个 N 个 (a (b 答:① 电路 (a 使用条件是驱动门电路固定输出为低电平 ② 电路 (b 使用条件是驱动门电路固定输出为高电平 2 、下图中的电阻起到了限制前一级输出电流的作用 ,根据器件的直流特性计算 电阻值 的取值范围。 N 个 答: 3 、图 2.4.1 用上拉电阻抬高输出电平中 , R 的取值必须根据器件的静态直 流特性来计 文档 实用标准文案 算,试计算 R 的取值范围。 5 V 图 2.4.1 用上拉电阻抬高输出电平 答: 4 、图 2.4.3(a 中 OC 外接上拉电阻的值必须取的合适 ,试计算在这个电路中 R 的取值范 围。 (a OC 门做驱动 答: 文档 实用标准文案 5 、下图中 A 、 B 、 C 三个信号经过不同的传输路径传送到与门的输入端 ,其 中计数器为 顺序循环计数 , 即从 000 顺序计到 111, C 为高位 , A 为低位。 A 、 B 、 C 的传输延分别为 9.5nS 、 7.1nS 和 2nS 。试分析这个电路在哪些情况下会 出现竞争 - 冒险,产生的毛刺宽度分别是多 少。 答: 四、实验内容 必做实验 : A 2.5 节 实验 :门电路静态特性的测试 内容 7. 用 OC 门实现三路信号分时传送的总线结构框图如图 2.5.4 所示 , 功能 如表 2.5.2 所示。 (注意 OC 门必须外接负载电阻和电源 , E C 取 5V D 2 D 1 D 0 图 2.5.4 三路分时总线原理框图 ① 查询相关器件的数据手册 ,计算 OC 门外接 负载电阻的取值范围 ,选择适中的电阻 值,连接电路。 文档 实用标准文案 答:详细计算步骤 : 电路图 : ② 静态验证 :控制输入和数据输入端加高低电平 , 用电压表测量输出高低电平 的电压 值,注意测量 A 2A 1A 0=000 时的输出值。 数据分析 : ③ 动态验证 :控制输入加高低电平 , 数据输入端加连续脉冲信号 , 用 示波器双踪显示 输入和输出波形 , 测量波形的峰峰值、 高电平电压和低电平电压 , 对结果进行 分析 并解释为什么要选择“ DC ” 。 答: 文档 实用标准文案 波形显示如下 : 数据分析 : ④ 器件电源电压 V CC 仍为 5V , 将 E C 改为 10V , 重复①和② , 分析两者的 差别。 注意 , 不要直接将 V CC 改为 10V , 避免烧毁器件。 答:(同学们自己设计表格 ,进行数据分析比较 ,得出结论 内容 8. 用三态门实现实验内容 7 三

文档评论(0)

Wang216654 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档