抢答器主要器件功能与电路工作原理讲解.pptVIP

抢答器主要器件功能与电路工作原理讲解.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
表 1-7 8. 555 定时器 555 定时器电路由 3 个电阻分压器、 2 个高精 度电压比较器、 1 个基本 Rs 触发器、 1 个作为放 电通路的三极管及输出驱动电路组成, 图 1-8 是 其引脚图 . 图 1-8 Vcc 为电源端、 GND 为接地端、 为低电平触发输入 端、 TH 为高电平触 发输入端 , OUT 为输 出端、 为复位端, 为电压控制端, DISC 为放电端 。 TR D R CO V ( 2 ) 555 定时器工作原理 当电压控制端 不外加控制电压时, 、 , 当电压控制端 外 加控制电压 时, 、 比较器的参考电压将发生变化,相应的电路的 阈值、触发电平也将随之改变,进而影响电路 定时参数。为了防止干扰,当不加外控制电压 时,在 V co 端,一般通过 1 个小电容 ( 0.01μF ) 接地。 CO V CC R V U 3 2 1 ? CC R V U 3 1 2 ? CO V S U S R U U ? 1 S R U U 2 1 2 ? 当输入信号自 6 脚输入 , 并超过参考电平 , 时触发器复位, 3 脚输出低电平,同时放电开关 管导通; 当输入信号自 2 脚输入并低于 时,触发 器置位, 3 脚输出高电平,同时放电开关管截止。 若通电后锁存器停在 Q =0 状态,则将稳定维 持不变,若通电后锁存器停在 Q =1 状态,将对 电容 充电 , 当 充到 时锁存器置 0 ,电容 放电,锁存器保持 0 状态不变输出稳定在 0 状态。 CC V 3 2 CC V 3 1 3 C CC V 3 2 3 C 当 555 定时器 2 脚触发脉冲下降沿到达时, 锁存器被置 1 ,输出跳变为高电平,电路进入暂 稳态。暂稳态持续时间取决于外接电阻 和 电容的大小,等于电容电压从 0 上升到 所需 时间。 3 R 3 C CC V 3 2 555 定时器功能表如下 表 1-8 555 定时器功能表 1 二、电路中各器件的编号 1 . 抢答者开关由上至下依次为 S 8 、 S 1 、 S 2 S 3 、 S 4 、 S 5 、 S 6 、 S 7 。 2 .74LS373D 触发锁存器的编号为 IC 1 。 3 .74LS148 优先编码器的编号为 IC 2 。 4 .CD4511 七段显示译码器的编号为 IC 3 。 5 .555 定时器的编号为 IC 4 。 6 .555 报警器的编号为 IC 5 。 数字抢答器 工作原理 目 录 一、 电路中各器件的功能 二、电路中各器件的编号 三、抢答器的工作原理 一、 电路中各器件的功能 1. 74LS373 74LS373 是一种 8D 锁存器,具有 三态驱动输出,其 引脚 如图 1-1 所示。 74LS373 的锁存 功能 如表 1-1 所示。 图 1-1 74LS373 引脚图 表 1-1 74LS373 功能表 74LS373 锁存器主要用于锁存地址信息、 数据信息及 DMA 页面地址信息等。 74LS373 的使用方法: 表 1-1 中, H 表示高电平、 L 表示低电平、 Z 表示高阻态(相当于开路), X 为任意电平, 将 OE 接低电平, LE 接高电平就能正常工作。 OE 2. 74LS148 74LS148 是优先编码器,允许同时输入两 个以上编码信号。在设计优先编码器时,已 经将所有的输入信号按顺序排列好了,在同 时存在两个或两个以上输入信号时,优先编 码器只按优先级高的输入信号编码,优先级 低的信号不起作用。 图 1-2 是 74LS148 编码 器的引脚图。 图 1-2 74LS148 引脚图 1 8 7 6 5 4 3 2 9 16 1

文档评论(0)

wangyueyue + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档