数字电子技术:6 时序逻辑电路-1.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
* 器件实例:74LS194A,左/右移,并行输入,保持,异步置零等功能 6.3 常用时序逻辑电路 * R’D S1 S0 工作状态 0 X X 置零 1 0 0 保持 1 0 1 右移 1 1 0 左移 1 1 1 并行输入 Q1 Q2 6.3 常用时序逻辑电路 * 扩展应用(4位 8位) 6.3 常用时序逻辑电路 * 本节课内容回顾 什么是时序逻辑电路,其构成; 如何分析时序逻辑电路? 如何写状态方程? 什么是寄存器? 左右移寄存器分别实现什么算术运算功能? 双向寄存器如何工作? * 作业 P346-354 6.3; 6.5; 6.8; 6.13; 6.15;6.27; 6.31; * 第六章 时序逻辑电路 本章重点: 1、时序逻辑电路的分析(第二节) 2、时序逻辑电路的设计(第四节) * 6.1 概述 6.2 时序逻辑电路的分析方法 6.3 若干常用的时序逻辑电路 6.4 时序逻辑电路的设计方法 6.5 时序逻辑电路的竞争-冒险现象 第六章 时间逻辑电路 * 6.1 概述   时序逻辑电路(sequential logic circuit)在任何时刻的输出不仅取决于该时刻的输入,而且还取决于电路的原来状态。 1. 时序逻辑电路定义 2. 结构特点 时序逻辑电路是由组合逻辑电路和存储电路两部分组成,其中存储电路必不可少。 存储电路的输出状态必须反馈到输入端和输入信号共同确定时序电路的输出。 *  同步时序电路:各触发器状态的变化都在同一时钟信号作用下同时发生。 异步时序电路:各触发器状态的变化不是同步发生的,可能有一部分电路有公共的时钟信号,也可能完全没有公共的时钟信号。 3. 时序逻辑电路分类 (1)按各触发器接收时钟信号的不同分类: (2)按输出信号的特点分类:  米利(Mealy)型时序电路:输出信号的状态不仅取决于存储电路的状态,而且还取决于输入变量。 穆尔(Moore)型时序电路:输出信号的状态仅取决于存储电路的状态。 6.1 概述 * 二、时序电路的一般结构形式与功能描述方法 6.1 概述 * 可以用三个方程组来描述: 6.1 概述 即:存储电路中每个触发器输入信号的逻辑函数式 即:存储电路中每个触发器输出信号的逻辑函数式 * 4. 时序逻辑电路的方程描述 (1)输出方程: (2)驱动(激励)方程: (3)状态方程: S-R锁存器 D 触发器 J-K 触发器 T 触发器 5. 触发器特性方程 6.1 概述 驱动方程代入特性方程,得到状态方程 * 6.2 时序逻辑电路的分析 6.2.1. 同步时序逻辑电路的分析方法 同步时序逻辑电路的分析是已知同步时序逻辑电路的逻辑图,找出其逻辑功能。 分析步骤: 1. 写驱动方程; 2. 写状态方程; 3. 写输出方程; 4. 建立状态转换表; 5. 画状态图; 6. 据状态表或状态图说明时序逻辑电路的功能。 * 例6.2.1: TTL电路 6.2 时序逻辑电路的分析 * 4、状态转换表 将任何一组输入变量及电路初态的取值代入状态方程和输出方程,即可得出电路的次态和现态下的输出值。。。次态=初态,继续。。。 1 0 0 0 1 1 1 1 0 0 0 0 1 1 0 0 1 1 1 0 1 0 1 0 1 0 0 1 0 0 0 1 1 1 0 0 1 1 0 0 1 0 0 0 1 0 1 0 0 0 1 0 0 0 0 0 1 1 1 1 0 0 0 0 0 7 0 0 0 0 1 1 0 1 1 6 0 1 0 1 5 0 0 0 1 4 0 1 1 0 3 0 0 1 0 2 0 1 0 0 1 0 0 0 0 0 6.2 时序逻辑电路的分析 每经过7个时钟信号以后,电路的状态循环变化一次,所以这个电路具有对时钟信号的计数功能,是一个七进制计数器 * 5、状态转换图和时序图 1 0 0 0 1 1 1 1 0 0 0 0 1 1 0 0 1 1 1 0 1 0 1 0 1 0 0 1 0 0 0 1 1 1 0 0 1 1 0 0 1 0 0 0 1 0 1 0 0 0 1 0 0 0 0 0 6.2 时序逻辑电路的分析 每经过7个时钟信号以后,电路的状态循环变化一次,所以这个电路具有对时钟信号的计数功能,是一个七进制计数器 1 2 3 4 5 6 7 * 【例6.2.3】分析图示时序逻辑电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图。 解 6.2 时序逻辑电路的分析 * (2)状态方程 解 (3)输出方程

文档评论(0)

学习让人进步 + 关注
实名认证
文档贡献者

活到老,学到老!知识无价!

1亿VIP精品文档

相关文档