- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
精品文档
精品文档
PAGE
PAGE7
精品文档
PAGE
.
实验 中央办理器的设计与实现
一、实验目的
1、理解中央办理器的原理图设计方法。
2、可以设计实现典型 MIPS的11条指令。
二、实验要求
1、使用Logisim达成数据通路、控制器的设计与实现。
2、达成整个办理器的集成与考证。
3、撰写实验报告,并提交电路源文件。
三、实验环境
VMwareWorkstationsPro+WindowsXP+
四、操作方法与实验步骤
1、数据通路的设计与实现
数据通路主要由NPC、指令存储器、32位存放器文件、立刻数扩展部件、ALU、数据存储器组成。其中指令存储器和数据存储器可直接调用软件库中的ROM和RAM元件直接达成,其余部件的设计如下图:
图1.1 NPC
.
.
图1.232位存放器
.
.
图1.3 立刻数扩展部件
图1.4 ALU
2、控制器的设计与实现
控制器的主要设计思想如下图
图2.1控制器设计思想
经过列真值表得到控制器的两部分电路,真值表如下:
输入
000000
001101
100011
101011
000100
000010
.
.
输出
R-type
ORI
LW
SW
BEQ
JUMP
RegDst
1
0
0
x
x
x
ALUSrc
0
1
1
1
0
x
MemtoReg
0
0
1
x
x
x
RegWrite
1
1
1
0
0
0
MemWrite
0
0
0
1
0
0
Branch
0
0
0
0
1
0
Jump
0
0
0
0
0
1
Extop
x
0
1
1
1
x
ALUop2
1
0
0
0
0
x
ALUop1
x
1
0
0
x
x
ALUop0
x
0
0
0
1
x
ALUop[2:0]
Funct[3:0]
指令
ALUctr[2:0]
111
0000
add
010
111
0010
sub
110
111
0100
and
000
111
0101
or
001
111
1010
slt
111
010
xxxx
ori
001
000
xxxx
Lw/sw
010
011
xxxx
beq
110
表2.1
控制器设计真值表
.
.
图2.2 控制器
3、办理器的集成与考证
集成:将各个部件按要求链接,详细方式如下图:
.
.
图3.1CPU
考证:将指令的16进制表示输入指令存储器,运行后记录存放器中的数据与标准值进行比较:
图3.2存放器比较值
图3.3 存放器实际运行值
.
.
由上两图比较可得 CPU的功能实现成功。
.
文档评论(0)