- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
电子课程设计报告
发射器控制器
系 名
专 业
年 级
姓 名
指导教师
2010 年 10 月 10 日
目 录
一、 课程设计目的描述及要求…………………………………… 2
二、 设计总框图…………………………………………………… 2
三、 各单元电路的设计方案及原理说明………………………… 2
四、 元件型号芯片介绍…………………………………………… 4
五、 系统总体电路图……………………………………………… 6
六、 调试步骤和测试结果………………………………………… 7
七、 总结…………………………………………………………… 7
1. 课程设计目的:
设计一个采用中小规模集成电路构成的电子秒表
2. 课程设计题目的描述和要求
设计一个采用中小规模集成电路构成的电子秒表,具体指标如下:
1.准确计时,计数分辨率为 1S。
2.秒表由 2 位数码管显示,计时周期为 60S,显示满刻度为 59S。
3. 课程设计报告内容
根据设计任务要求,电子秒表的工作原理框图如图 1 所示。主要包括三大部分:脉冲
信号发生器 倒计时器 时间显示器。由定时器 NE555构成的多谐振荡器产生秒脉冲,两块 74LS192芯片级联成 60 进制倒计时器,计时器输出的数据通过译码器和数码管显示出来。
(1) 总方框图
→ → →
U12A1
U12A
1 2
GND
16
秒脉冲(脉冲
计数器(倒计
信号发生器)
时器) (个位)
3. 各单元电路的设计方计(计理说明
3. 各单元电路的设计方计(计理说明
译码器 时间显示器
(数码管)
译码器
→
时间显示器
(数码管)
3.1 秒脉冲
系统所需要的秒脉冲由定时器 NE555所构成的多谐振荡器提供, 多谐振荡器如图 1— 1 (a)所示,图中 NE555外引线排列如图 1— 1(b)所示。其中 1 脚是电路地 GND; 8 脚是 正电源端 Ucc,工作电压范围为 5~18V; 2 脚是低触发端 TR; 3 脚是输出端 OUT; 4 脚是主 复位端 R; 5 脚是控制电压端 Uc; 6 脚是高触发端 TH; 7 脚放电端 DISC。 R1、 R2 和 C 为定
时电阻和电容, C1 为电压控制端稳定电容。在信号的输出端产生矩形脉冲,其振荡频率为
f=1.44/( R1+2R2)C。
集成电路 555
3.2 倒计时器
倒计时器由两位 4 位十进制可逆同步计数器(双时钟) 74LS192、非门和或门构成。其
组成如图所示,其中 74LS192是上升沿触发, CPU为加计数时钟输入端; CPD为减计数时 钟输入端; LD为异步预置端,低有效; CR为异步清零端,高有效; CO为进位输出端,当
U31001 后输出低电平; BO 为借位输出端,当 0000 后输出低电平; D3D2D1D0为数据预置端;
U3
Q3Q2Q1Q0为数据输出端。倒计时器初始状态为 0110V0C0C00,当输入一个脉冲,计时器就会
减C。低位的U状4态是 0000 时,再来一个脉冲, BO 端就会5V由 1—〉 0,这是高位的 CPD端由
0—〉 5V1。高位因得到一个上升沿,从而触发,进行减 1 运算。低位的状态变为 10D0C1D。_HX高
低位的状态都为 C0D00H_E时X,它们的 LD端就会接低电平,从而进行异步置数。计时器状态变
为秒脉冲再来就会重复以上操作。
6
1
2
4 3
5
U2
VCC 14 CLR ~CO 12
11 ~LOAD
5 UP ~BO 13
4 DOWN
15 A QA 3
文档评论(0)