实验五触发器原理转换及设计.pdfVIP

  • 19
  • 0
  • 约6.01千字
  • 约 6页
  • 2021-11-26 发布于上海
  • 举报
实验五触发器原理 ,转换及设计 专业: 2011 级通信学号: 2010112058 姓名:李唐 2.5.1 实验目的 (1)掌握基本 D,J_K触发器的电路结构及逻辑功能。 (2 )掌握各种触发器之间的相互转换及应用。 2.5.2 实验仪器设备与主要器件 试验箱一个,双踪示波器一台;稳压电源一台,函数发生器一台。 74LS74 双 D 正沿触发器; 74LS75锁存器 74LS76双 J-K触发器。 2.5.3 实验原理 前面所述的各种集成电路均属组合逻辑电路, 该电路某一时刻的输出状态只有该时刻的输入 状态决定。 数字系统中的另一类电路称为时序逻辑电路。 构成时序逻辑电路的基本器件是触发器。 具有 两种不同稳定状态的存储二进制信息的基本单元统称为双稳态器件,常芝锁存器或触发器。 2.5.4 实验内容 (1)测试 D 触发器的逻辑功能。将 D 触发器 74LS74 的 SD,RD和 D 分别接逻辑开关,CP 接单词没冲,按 D 触发器的逻辑功能进行测试,记录测试功能,观察 CP 与 Q 之间的关系, 画出同步波形。 D 触发器的特征表 CP D Qn Qn+1 * * * Qn ↑ 0 * 0 ↑ 1 * 1 仿真图 波形图 图 2-5-5 的仿真图 X1 VCC XSC1 5V 2.5 V Ext Trig + 1 _ A B + _ + _ 4 U

文档评论(0)

1亿VIP精品文档

相关文档