- 5
- 0
- 约1.56千字
- 约 6页
- 2022-07-27 发布于四川
- 举报
设计题目:数字计分器的设计与实现设计目的:设计三位十进制计分器数字电路,使其可以为方便为比赛(篮球、羽毛球、排球等比赛) 计分。并可以将分数显示在LED屏幕上。
设计要求:有逻辑电路设计框图。使用MultisimlO进行电路仿真和测试和分析电路图性能,并采 用Protel绘制原理图、设计PCB板。(把仿真的源文件也保存下来,方便我后面用到,不要删除了) 所用器材:CD4013BE (双D触发器)、HEF40UBP(四输入与非)、74LS192 (计数器)、CD4511BE(LED 驱动)、数电试验箱。
设计步骤:
L建立状态表:
初态(输入)次态(输出)BO
初态(输入)
次态(输出)
BO
BOCO (进始终顺序
BO
CO (进
始终顺序
CP
(借位输出)
位输出)
0 0 0 00 0 0 10 0 100 0 110 10 00 10 10 1100 11110 0 0
0 0 0 0
0 0 0 1
0 0 10
0 0 11
0 10 0
0 10 1
0 110
0 111
10 0 0
10 0 1
1
2
3
4
5
6
7
8
90100010110001001
0000注释(当减计数时初态和次态交换例0000与0001交换;进位输出与借位输出交换)
.由状态表确定激励方程:(卡诺图略)①加计数:
。片=0?透+=名谈+必谈+速透+迹迹《 。;五
②减法计数:只需将①中er1。『变成相应的非。
.选择触发器类型:
由1中说明显得此电路有1。种状态,所以可以用四个D触发器构成。
.画出逻辑图,并检查自启动能力;
①加计数
_
_CP RESET
注:减计数只需将上图电路中的或门变为或非门。
.选择芯片进行实体设计
设计电路核心原理如上所述,下面我们来看一下具体怎样做出实物产品。 ⑴加减计数电路。
设计实际电路时,利用实验室已有十进制加/减计数芯片74LS192 (内部结构图及个引脚见附图) 即可完成加减计数功能。
⑵开关选择电路:
实现功能:实现锁定、清零、置一、加减选择、加减分共五个开关,其中清零、置一开关在上一步电 路中。
所用器件:4013四D触发器、401 lo原理图:
锁定开关?加\减久注释:锁定开关翻开时,力口减开关、清零开关均不起作用;锁定开关关闭时清零开关可实现清零作用, 加减开关可实现计数的加或减。加减转换时需先翻开锁定开关辅助加减功能转换防止出现意外。
锁定开关
?加\减久
置位功能为定制功能!
⑶LED显示电路:
实现功能:将所记录数字显示在LED上。
所用器件:4511、LEDo 原理图:
附图
P。?□ACl珀pl(LOAD)CPu (UP COUNT)oPlTCLi (CARRY OUTPUT)
P。
?
□
A
Cl
珀
pl
(LOAD)
CPu (UP COUNT)
oPl
TCLi (CARRY OUTPUT)
TCD (BORROW OUTPUT)
LS192
LOGIC DIAGRAMS
CPD Oz (DO删 次 叫谆 (CLEAR)上
Vcc = PIN 16
GND=PIN8
O= PIN NUMBERS
Vcc Po MR TCn TQi PL
向陶宿陶的F1R1RI
LduJUJLilULdLJLJ
P1 Qi Qq CPd CPu Q2 03 GND4013 (双D触发器):
4511 (LED 驱动):
cOIEAi
° 下■£」
..=th@LD^.;’
i:? LT
一不 二十立 工^_3,-一=三五 DjC4^ D e|
旧STR0BE516 丫加
15 f■ g
13 a12 b
11 c13 d
4011结构:
I
实物图
原创力文档

文档评论(0)