四相相移键控解调系统的fpga实现.docxVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
四相相移键控解调系统的fpga实现 0 qpsk调制解调系统实现方案 qua6a色度图(qpsk)数字控制技术,由于其高频率高、光谱特性好、抗干扰性强、综合比例高,成为当前卫星、微波和有用性通信中最常用的一种调理方法。现场可编程门阵列( Field Programmable Gate Array,FPGA) 具有功能强大,可反复编程修改,开发工具智能化等特点,用FPGA实现调制解调电路,能大大缩短系统电路的体积,提高电路稳定性,且比专用芯片具有更大的灵活性和可控性。本文基于FPGA硬件描述Verilog语言,设计了一种QPSK调制解调系统实现方案。经FPGA硬件测试,该方案具有较好的可行性。 1 补全、恢复同步头信息 为便于基带信号发送传输,需将信号从基带信号频谱搬移到一个更高的频段上。QPSK信号的载波具有4种可能的离散相位状态,串行输入信号经过QPSK系统调制后得到的调制信号可表示为: 式中,I( t) = ±1和Q( t) = ±1代表经过串并转换后得到的两路正交信号,ωc为载波频率。本文完整的QPSK调制系统设计框图如图1所示。 在信号调制前,对每一帧有效输入信号预加一段定长的同步头信息。增加同步头信息的目的一方面是辅助解调端解决相位模糊问题,另一方面也是解调端判定有效解调输出帧同步的重要标志。而后将接收信号串并转换及符号映射得到I、Q两路正交双极性信号。 为降低成形滤波器处理基带信号而造成码间串扰的影响,可对双极性信号在一个周期内进行插值补零。假设输入序列为x( n) ,输出序列为yL( n) ,对x( n) 插值后信号的时域与频域关系如式( 2) 、( 3) 所示。根据式( 3) ,插值后基带信号频谱的周期变为原来的1/L,也即频率扩大了L倍。从而使距离很近的基带信号频谱拉开,增大了频谱的过渡带,有利于提高成形滤波器的滤波效果。 基带信号的频谱范围比较宽,因此需要在发送端将信号通过成形滤波器进行限带处理。本设计采用满足奈奎斯特第一准则的均方根升余弦滚降滤波器,其频域响应如下: 式中,T为输入脉冲信号周期,α为滚降系数。借助Matlab的FDATOOL工具,由FIR窗函数求得均方根升余弦滚降滤波器系数,并调用ISE软件自带的FIR知识产权( IP) 核来生成所需的数字成形滤波器。类似,由DDS知识产权( IP) 核来生成所需频率的载波信号,将正交载波分别与经过成形滤波器处理后的信号相乘叠加得到最终的调制输出信号,并由专用DA数模转换处理模块将数字信号转换为模拟信号发送到传输信道。 2 波相偏分析 QPSK解调的目的是将原始基带信号从高频调制信号中分离出来。本文不考虑载波频偏的情况,只对载波相偏进行分析。QPSK解调系统主要由载波同步,位同步抽样判决和相位模糊纠正3个模块构成。其中载波同步是QPSK解调系统的核心部分,载波同步设计的好坏直接关系到基带信号能否正确解调。本文采用基于Costas环的QPSK载波同步跟踪算法进行设计。QPSK解调系统的实现框图如图2所示。 2.1 sq2基带传输模块 简要分析由Costas环实现载波同步的过程。设解调端经AD处理后得到的信号为: 式中,ωc为输入信号载波频率,ψ为输入信号载波相位。NCO产生的本地跟踪载波信号分别为cos( ωct + φ) 和sin( ωct + φ) ,其中φ为本地载波相位。经过乘法器和匹配滤波器模块处理后得到的两路基带信号可表示为: 将SI,SQ两路信号经过鉴相模块处理后得到的差值控制信号为: 载波同步系统由图2虚线框中的各模块构成。匹配滤波器采用与发送端的成形滤波器具有相同传输特性的均方根升余弦滤波器来滤除带外噪声,并与发送端的成形滤波器构成最佳基带传输系统。根据四相松尾环模型来设计鉴相模块。环路滤波器的作用主要是滤除鉴相器输出相差信号中的高频分量,起到平滑滤波的作用,本设计采用2阶数字环路滤波器。 2.2 设计流程及设计 匹配滤波后得到的是连续信号,为了将连续信号转化为基带脉冲信号,需要对其进行位同步抽样判决处理。本设计采用了一个比较简便的方法: 首先设定一个峰值门限,当信号处于稳定情况下才会达到此门限,对达到门限的连续信号进行峰值点判决。由于输入的是规则周期信号,因此在每个周期内对峰值点进行数据采集。为了使信号更加可靠,采取峰值点附近多个信号进行累计符号判决,大于符号门限则判定为1,否则判定为0。 2.3 相位模糊点提取 通过Costas环实现载波同步会存在4个相位稳定点如表1所示,但是只有处于0°稳定点时输出的才是正确信号,其余3个为相位模糊点。由于调制前每一帧基带信号已预加了一组同步头信息,因此预设了一个匹配门限,并对接收信号做4路并行比特位与判决,用4 bit独热码对匹配结果进行标记。当其中一组I、Q路信号分别与HI、HQ同步信息位与后的累

文档评论(0)

xlwkyc + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档