- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
PAGE
计算机组成原理课程设计报告
姓 名:
班 级:
学 号:
指导老师: 赵孟德
二〇一一年 5 月 31 日
目 录
TOC \o 1-3 \h \z \u 4101 第一章 实训任务概述 1
13767 1.1实训目的 1
30575 1.2 实训任务 1
22239 第二章 题目结果 3
21449 2.1 指令的执行流程 3
12812 2.11“异或”指令 3
25645 2.12 读取指令 3
17214 2.2 储存器 3
28960 2.3 运算器 4
17390 2.4 硬件系统 4
15636 2.5 运算器的组成及设计 6
10270 第三章 图表格式 7
8698 3.1 “异或”指令 7
2089 3.2 读取指令 7
3137 3.3 “OUT”指令 8
1595 3.4 储存器 8
18170 3.5 设计计算机运算器 9
29804 3.6 运算器的组成及设计 11
27130 第四章 个人总结 12
26834 4.1 主要结论 12
561 4.2 对实训的认识 12
5898 参考文献 14
3472 致 谢 15
上海电机学院 计算机系统维护实训报告
第PAGE 1页
第一章 实训任务概述
1.1实训目的
通过本周的实训,使我们对计算机组成与体系结构这门课有一个更深入的了解。主要要了解计算机的硬件组成、微操作以及储存器中的地址变换等。将我们在课堂上所学的理论知识应用于实践。
1.2 实训任务
1、参考给出的或者课本上的计算机的硬件(应有中断功能)组成,写出完成下面给定的指令格式的指令的执行流程;
(1)累加器内容完成“异或”运算
“异或” 指令的指令格式
操作码 DR SR
(2)把一个内存单元中的内容读到所选择的一个累加器中。
操作码 DR SR
(3)以下五条机器指令为选做题目,给出指令执行流程(选做要求:(组号 mod 5)+1=红色题目编号):IN(输入)、ADD(二进制加法)、STA(存数)、OUT(输出)、JMP(无条件转移),其指令格式如下:
助记符 机器指令码 说明
①IN 0000 0000 “INPUT DEVICE”中的开关状态?R0
②ADD addr 0001 0000 ×××× R0+[addr] ?R0
③STA addr 0010 0000 ×××× R0? [addr]
④OUT addr 0011 0000 ×××× [addr] ?BUS
⑤JMP addr 0100 0000 ×××× addr?PC
2、以下三道为选做题目(选做要求:(组号 mod 3)+1=红色题目编号)
①某机器中,已知配有一个地址空间为(0000—1FFF)16的ROM区域,现在用几个SRAM芯片(8K×8位)形成一个16K×16位的RAM区域,起始地址为2000H。假设SRAM芯片有CS和WE控制端,CPU地址总线A15——A0 ,数据总线为D15——D0 ,控制信号为R / W(读 / 写),MREQ(当存储器读或写时,该信号指示地址总线上的地址是有效的)。要求:
满足已知条件的存储器,画出地址码方案。
(2) 画出ROM与RAM同CPU连接图。
②要求用128K×16位的SRAM芯片设计512K×16位的存储器,SRAM芯片有两个控制端:当 CS 有效时该片选中。当W/R=1时执行读操作,当W/R=0时执行写操作。用64K×16位的EPROM芯片组成128K×16位的只读存储器。试问:。
数据寄存器多少位?
地址寄存器多少位?
共需多少片EPROM?
画出此存储器组成框图。
③某机器中,已知配有一个地址空间为0000H-3FFFH的ROM区域。现在再用一个RAM芯片(8K×8)形成40K×16位的RAM区域,起始地址为6000H,假定RAM芯片有和信号控制端。CPU的地址总线为A15-A0,数据总线为D15-D0,控制信号为R/(读/写), (访存),要求:(1) 画出地址译码方案。(2) 将ROM与RAM同CPU连接。3、 设计计算机运算器(包括逻辑框图与指令系统,以及各指令的微程序
您可能关注的文档
最近下载
- 招标代理管理办法政策解读与执行.docx VIP
- 符合TSG07-2019起重机械安装体系2021年度内审及管理评审资料模板.pdf
- 小学六年级语文上册期末测试卷及答案【全面】.doc VIP
- C-J∕T 531-2018 生活垃圾焚烧灰渣取样制样与检测(高清可复制).pdf VIP
- DL_T 748.8-2021 火力发电厂锅炉机组检修导则 第8部分:空气预热器检修.docx VIP
- 施工进度计划和施工进度的保证措施.docx VIP
- 老年人照料场所消防安全重点部位管理规定.docx VIP
- 2022版 人教版 高中艺术 选择性必修4 戏剧创编与表演《第一单元 认识戏剧》大单元整体教学设计[2020课标].pdf
- 医院标本运送员的工作流程及考试题目(含答案).docx VIP
- 专题11 课外阅读三年级语文专项提升(统编版).pdf VIP
原创力文档


文档评论(0)