计算机组成原理模拟试题ABC卷.docxVIP

  • 1
  • 0
  • 约9.56千字
  • 约 20页
  • 2023-10-13 发布于上海
  • 举报
《计算机组成原理》课程模拟试题 A 卷 一、单项选择题 计算机操作的最小单位时间是 A 。 时钟周期; B.指令周期; C.CPU 周期; D.中断周期。 一个 16K×32 位的存储器,其地址线和数据线的总和是 B 。 8; B.46; C.36; D.32. 在单总线结构的 CPU 中,连接在总线上的多个部件 B 。 某一时刻只有一个可以向总线发送数据,并且只有一个可以从总线接收数据; 某一时刻只有一个可以向总线发送数据,但可以有多个同时从总线接收数据; 可以有多个同时向总线发送数据,并且可以有多个同时从总线接收数据; D.可以有多个同时向总线发送数据,但可以有一个同时从总线接收数据。 存储字长是指 B 。 存放在一个存储单元中的二进制代码组合个数; B.存放在一个存储单元中的二进制代码位数; C.存储单元的个数; D.机器指令的位数。 下列器件中存取速度最快的是 C 。 Cache; B.主存; C.寄存器; D.辅存。 主存和 CPU 之间增加高速缓冲存储器的目的是 A 。A.解决 CPU 和主存之间的速度匹配问题; B.扩大主存容量; C.既扩大主存容量,又提高了存取速度; D.扩大辅存容量。 下述说法中 C 是正确的。 半导体 RAM 信息可读可写,且断电后仍能保存信息; 半导体 RAM 属于易失性存储器,但静态 RAM 中的存储信息是不易失的; 半导体 RAM 属于易失性存储器,其中静态 RAM 只有在不掉电时,所存储的信息是不易失的; 半导体 ROM 虽然是只读存储器,但断电后信息仍会丢失。 DMA 方式的接口电路中有程序中断部件,其作用是 C 。 实现数据传送; 向 CPU 提出总线使用权; 数据传输结束时向 CPU 发送中断请求; 实现周期挪用。 在中断周期中,将允许中断触发器置“0”的操作由 A 完成。 硬 件 ; B.关中断指令; C.开中断指令; D.软件 计算机中表示地址时,采用 D 。 原 码 ; B. 补 码 ; C. 反 码 ; D.无符号数。 运算器由许多部件组成,其核心部分是 B 。 数据总线; B.算术逻辑运算单元; C.累加寄存器; D.多路开关。 当定点运算发生溢出时,应该执行以下操作 C 。 向左规格化; B.向右规格化; C.发出出错信息; D.舍入处理。 某计算机字长是16 位,存储容量是1MB,按字编址,它的寻址范围是 A 。 2K; 1M; C.512KB; D.1MB。 直接、间接、立即三种寻址方式指令的执行速度,由快至慢的排序是 C 。 直接、立即、间接; B.直接、间接、立即; C.立即、直接、间接; D.立即、间接、直接。 以下叙述中错误的是 B 。 指令周期的第一个操作是取指令; B.为了进行取指令操作,控制器需要预先得到相应的指令; C.取指令操作是控制器自动进行的; D.指令第一字节含操作码。 在二地址指令中 C 是正确的。 A.指令的地址码字段存放的一定是操作数; B.指令的地址码字段存放的一定是操作数地址; C.运算结果通常存放在其中一个地址码所提供的地址中; D.指令的地址码字段存放的一定是操作码。 DMA 访问主存时,让 CPU 处于等待状态,等 DMA 的一批数据访问结束后, CPU 再恢复工作,这种情况称作 A 。 停止 CPU 访问主存; 周期挪用; C.DMA 与 CPU 交替访问; D.DMA。 在 CPU 的寄存器中, B 对用户是完全透明的。 程序计数器; B.指令寄存器; C.状态寄存器; D.通用寄存器。 以下叙述 C 是正确的。 A.外部设备一旦发出中断请求,便立即得到 CPU 的响应; B.外部设备一旦发出中断请求,CPU 应立即响应; C.中断方式一般用于处理随机出现的服务请求; D.程序查询用于键盘中断。 微程序放在 B 中。A.存储器控制器; B.控制存储器; C. 主 存 储 器 ; D.Cache。 二、计算题 1、设机器数字长为 8 位(含 1 位符号位在内),写出真值-13/64 对应的原码、反码和补码形式; 解:首先写出真值-13/64 的二进制代码形式:即-13/64= 1)该真值对应的原码: 由原码求出对应的反码: 由原码求出对应的补码:。 2、已知X = ,Y = +, 求[X+Y] 和[X-Y] , 采用双符号位方案判别运算结

文档评论(0)

1亿VIP精品文档

相关文档