- 1、本文档共4页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
基于VerilogHDL的多功能信号发生器
1、引言
信号发生器是一种能够产生大量标准信号和用户定义信号,并保证高精度、高稳定性、
可重复性和易操作性的电子仪器。传的信号发生器多采用模拟分立元件实现,尺寸大、灵
活性差、电路结构复杂、设计周期长、调试繁琐。随着大规模集成电路技术和EDA技术的
迅速发展,使得数字系统的硬件设计如同软件设计那样方便快捷,而VerilogHDL是当前应
用最广泛的并成为IEEE标准的一种硬件描述语言。VerilogHDL是在C语言的基础上演化
而来,具有结构清晰、文法简明、功能强大、高速模拟和多库支持等优点。为此本文通过使
用VerilogHDL硬件描述语言设计了一波形可选、频率幅度可调的多功能信号发生器,电路
结构简单,易于扩展重构,具有很大的灵活性。
2、多功能信号发生器的设计
根据设计要求,该系统的原理框图如图1所示,由div分频器,cnt64计数器,data_rom
只读存储器组成。
⑴div是分频器,对外部提供的主频率时钟信号clk_in进行分频,以得到满足多功能信号发
生器设计要求的时钟频率,clk_in是外部的主频率输入端,clr是清零控制端,step是步长
控制端,当step输入上跳变信号时,可改变分频器的分频比,分频结果由clk_out端输出。
modulediv(clk_in,step,clr,clk_out);
inputclk_in,step,clr;
outputclk_out;
regclk_out;
reg[10:0]stepnum;
reg[24:0]cnter;
always@(posedgestepornegedgeclr)
begin
if(~clr)
stepnum=1;
elseif(stepnum1000)stepnum=stepnum+1;
elsestepnum=0;
end
always@(posedgeclk_in)
begin
if(cnterstepnum)cnter=cnter+1;
elsecnter=0;
if(cnter==0)clk_out=1;
elseclk_out=0;
end
endmodule
⑵cnt64是参数可设置的64进制计数器,用于产生data_rom的8位地址,clk时钟输
入端,连接分频器的clk_out输出,clr清零输入端,wavesel波形选择输入端,通过输入
上跳变信号,分别可循环选择正弦波、锯齿波、方波、三角波。q[7..0]为输出端。
modulecnt64(wavesel,clk,clr,q);
parameterwidth=64;
inputclr,clk,wavesel;
output[7:0]q;
reg[7:0]q,qm;
reg[1:0]wave;
always@(posedgewaveselornegedgeclr)
begin
if(~clr)
wave=0;
elseif(wave==3)wave=0;
elsewave=wave+1;
end
always@(posedgeclkornegedgeclr)
begin
if(~clr)
qm=0;
elseif(qm==width-1)qm=0;
elseqm=qm+1;
q=qm+wave*width;
end
endmodule
⑶data_rom是256字节的只读存储器,存放多功能信号发生器的波形数据,其地址输
入端address[7..0]与计数器的输出端相连,通过地址的改变从存储器中逐步地取出波形
数据,经过D/A转换后产生模拟波形输出。
定制data_rom只读存储器,首先应定制ROM的初始化数据文件boxinrom.mif
文档评论(0)