- 1、本文档共43页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
图7.9CMOS或非门电路7.2.3CMOS传输门和模拟开关传输门是数字电路用来传输信号的一种基本单元电路,其电路结构和逻辑符号如图7.10所示。图7.10CMOS传输门电路(a)电路结构;(b)逻辑符号传输门是由一个增强型NMOS管和一个增强型PMOS管并联构成的。A、Y为数据传输端,E、为控制端(使能端)。当控制信号E=1(=0)时,输入信号UI接近于UDD,则UGS1≈-UDD,故V1截止,V2导通;如输入信号UI接近0,则V1导通,V2截止;如果UI接近UDD/2,则V1、V2同时导通。所以,传输门相当于接通的开关,通过不同的管子连续向输出端传送信号。反之,当E=0(=1)时,只要UI在0~UDD之间,则V1、V2都截止,传输门相当于断开的开关。因为MOS管的结构是对称的,源极和漏极可以互换使用,所以CMOS传输门具有双向性,又称双向开关,用TG表示。由一个传输门和一个非门组合起来可以构成一个模拟开关,如图7.11所示。当E=1时,传输门导通;当E=0时,传输门截止。图7.11模拟开关本章小结集成逻辑门电路中应用最为广泛的是TTL门电路和CMOS门电路。了解和掌握它们的功能和外特性对于正确使用集成逻辑门电路尤为重要。TTL电路的主要优点是工作速度快、驱动能力强;缺点是功耗大、输入电阻小、噪声容限小等。CMOS电路的主要优点是输入电阻大、功耗小、集成度高等,缺点是工作速度较慢、驱动能力较差等。OC门在使用时可以实现“线与”,进行“线与”时必须在输出端与电源之间外接一个适当的电阻RL或其他负载(如发光二极管、继电器等)。习题7.1有两个同型号的TTL与非门器件,若器件A的开门电平UON=1.6V,器件B的开门电平UON=1.4V,试问:哪个器件的高电平噪声容限大?为什么?7.2有两个同型号的TTL与非门器件,若器件A的关门电平UOFF=0.9V,器件B的关门电平UOFF=1.1V,试问:哪个器件的低电平噪声容限大?为什么?7.3三态门和与非门有哪些区别?7.4已知电路和输入信号的波形如图7.12所示,信号的重复频率为1MHz,每个门的平均延迟时间tpd=20ns,试画出:(1)不考虑tpd影响时的波形;(2)考虑tpd影响时的波形。图7.12题7.4图7.5电路如图7.13所示。(1)分别写出Y1、Y2、Y3、Y4的逻辑函数表达式;(2)若已知A、B、C的波形,试分别画出Y1、Y2、Y3、Y4的波形图。图7.13题7.5图第7章集成逻辑门电路简介第7章集成逻辑门电路简介7.1TTL集成逻辑门7.2CMOS集成逻辑门电路本章小结习题7.1TTL集成逻辑门TTL集成逻辑门是由双极性晶体三极管构成的集成门电路,它具有工作速度快、抗静电能力强等特点,目前广泛应用于中、小规模的集成电路。7.1.1TTL与非门1.电路组成TTL集成与非门电路及逻辑符号如图7.1所示,它由输入级、中间级和输出级三部分组成。图7.1集成与非门电路及逻辑符号(a)电路结构;(b)逻辑符号(1)输入级。输入级由多发射极三极管V1和电阻R1组成,其作用是对输入变量A、B、C完成“与”逻辑功能。从逻辑功能上看,图7.2(a)所示的多发射极三极管可以等效为图7.2(b)所示的形式。(2)中间级。中间级由V2、R2和R3组成。V2的集电极和发射极输出两个相位相反的信号,作为V3和V5的驱动信号。(3)输出级。输出级由V3、V4、V5和R4、R5组成,这种电路形式称为推拉式电路。图7.2多发射极三极管等效电路2.工作原理(1)输入全部为高电平。当输入A、B、C均为高电平,即UIH=3.6V时,V1的基极电位足以使V1的集电结和V2、V5的发射结导通。而V2的集电极压降可以使V3导通,但它不能使V4导通。V5由V2提供足够的基极电流而处于饱和状态,因此输出为低电平,即UO=UOL=UCE5≈0.3V(2)输入至少有一个为低电平。当输入至少有一个为低电平,即UIL=0.3V时,如A端为低电平,则V1与A端连接的发射结正向导通,从图7.1(a)中可知,V1集电极电位使V2、V5均截止,而V2的集电极电压足以使V3、V4导通,因此输出为高电平:UO=UOH≈UCC-UBE3-UBE4=5-0.7-0.7=3.6V综上所述,
您可能关注的文档
- 《现代礼仪与沟通》课件专题二 形象礼仪 第一节 仪容礼仪.pptx
- 《现代礼仪与沟通》课件专题五 办公礼仪.ppt
- 《数控应用专业英语》课件第11章.ppt
- 《数控应用专业英语》课件第2章.ppt
- 《数控应用专业英语》课件第6章.ppt
- 《数控应用专业英语》课件第10章.ppt
- 《数控应用专业英语》课件第8章.ppt
- 《数控应用专业英语》课件第5章.ppt
- 《数字电子技术 》课件第1章 (3).ppt
- 《汽车专业英语》课件第6章.ppt
- 25上半年2期套题班-行政职业能力测验(八).docx
- 公考讲义-2025年1月时政汇总.pdf
- 2025年省考逻辑填空1000 高频实词积累+刷题早读课 讲义.pdf
- 25上半年2期套题班-行政职业能力测验(九).docx
- 2025四川事业编FB综合岗考试-综合能力测试讲义-主观题基础,案例分析题,公文写作及文章写作题.pdf
- 25上半年2期套题班-行政职业能力测验(五).docx
- 2025申论多省联考刷题课真题资料-2025国考执法课程.doc
- 2025申论多省联考刷题课真题资料-2024江西执法课程.doc
- 25上半年2期套题班-行政职业能力测验(十).docx
- 2025申论多省联考刷题课真题资料-2024福建县乡课程.doc
文档评论(0)