网站大量收购闲置独家精品文档,联系QQ:2885784924

《Xilinx FPGACPLD设计初级教程》课件第2章.pptVIP

《Xilinx FPGACPLD设计初级教程》课件第2章.ppt

  1. 1、本文档共40页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

第2章Xilinx的FPGA/CPLD芯片介

第2章Xilinx的FPGA/CPLD芯片介绍

2.1FPGA芯片介绍

2.2CPLD芯片介绍

习题2

第2章Xilinx的FPGA/CPLD芯片介

2.1FPGA芯片介绍

2.1.1Virtex系列

Xilinx以其Virtex-5、Virtex-4、Virtex-ⅡPro、Virtex-Ⅱ

和Virtex-E系列FPGA产品引领现场可编程门阵列行业。目前

在很多应用中可用Virtex系列FPGA来代替专用集成电路

(ApplicationSpecificIntegratedCircuit,ASIC)和专用标准产

品(ApplicationSpecificStandardParts,ASSP),包括网络、

电信、存储器、服务器、计算、无线、广播、视频、成像、

医疗、工业和军用产品。

第2章Xilinx的FPGA/CPLD芯片介

1. Virtex-5系列

Virtex-5器件是目前Xilinx公司生产的性能最好的系列器

件产品。Virtex-5包括5个子系列产品:LX、LXT、SXT、

FXT、TXT。LX系列器件用于实现高性能逻辑设计;LXT

系列器件用于实现具有低功耗串行连接功能的高性能逻辑设

计;SXT系列器件用于实现具有低功耗串行连接功能的DSP

和存储器密集型应用;FXT系列器件用于具有速率最高的串

行连接功能的嵌入式处理;TXT系列器件用于实现具有速率

最高的串行连接功能的嵌入式处理,还可用于实现超高带宽

应用。Virtex-5的主要特点如下:

第2章Xilinx的FPGA/CPLD芯片介

(1)采用了最新的65nm铜CMOS制造工艺技术,1.0V核

电压,12层金属提供最强的布线功能,并可容纳硬IP植入。

(2) ExpressFabric架构使用了真正的6输入LUT,可以

减少逻辑级数并提供超快速对角对称布线以降低连线延时。

(3) 550MHz的时钟技术,内置多达六个时钟管理模块

(ClockManagementTile,CMT),每个CMT包含两个DCM和

一个PLL/PMCD,时钟发生器总数多达18个,有32个时钟全

局网络。

(4)多达1200个用户I/O,I/O的选择范围为1.2~3.3V,

可在所有的单端I/O上实现高达800Mb/s的HSTL和SSTL,在

所有差分I/O对上实现高达1.25Gb/s的LVDS。

第2章Xilinx的FPGA/CPLD芯片介

(5) LXT和SXT平台上的低功耗RocketIOGTP收发器实

现了100Mb/s~3.75Gb/s串行协议,FXT和TXT平台上性能

最高的RocketIOGTX收发器实现了150Mb/s~6.5Gb/s串行

协议。

(6) FXT系列的器件还内置了PowerPC440处理器模块,

可用于嵌入式系统设计。

(7) 内置有550MHzDSP48E模块,可实现25×18补数

乘法运算,可用于增强性能的可选流水线级数、乘法累加

(MACC)运算的可选48位累加器(可选择将累加器级联为96

位)、复数乘法运算或乘加运算的集成加法器。

第2章Xilinx的FPGA/CPLD芯片介

(8)更加灵活的时钟管理管道结合了用于进行精确时钟

相位控制与抖动滤除的新型PLL以及用于各种时钟综合的数

字时钟管理器(DCM)。

(9)采用第二代sparsechevron封装,改善了信号完整性,

并降低了系统成本。

(10)增强了器件配置,支持商用Flash存储器,从而降

低了成本。

现有的Virtex-5系列产品的主要性能特征如表2.1所示。

第2章Xilinx的FPGA/CPLD芯片介

表2.1Virtex-5系列产品的主要性能特征

第2章Xilinx的FPGA/CPLD芯片介

2.Virtex-4系列

V

文档评论(0)

酱酱 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档