网站大量收购独家精品文档,联系QQ:2885784924

复杂可编程逻辑器件CPL.pptVIP

  1. 1、本文档共10页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

一、复杂可编程逻辑器件CPLDComplexProgrammableLogicDevice根据所要求的特定功能,通过编程选择内部器件并连线特定功能的专用芯片使用方法:由大量(高至几百万个)独立的与门阵列、或门阵列、触发器和可配置的连线构成的单片通用CMOS大规模集成电路。0103021.PLD器件简介CPLD(复杂可编程逻辑器件):PLD分类有大量触发器,更易设计时序电路。编程数据只需通过简单设备即可下载到芯片中,实现现场编程功能。大量门电路,更易设计组合电路。编程数据通过计算机下载到芯片中。在系统编程芯片,可在电路板上直接对芯片编程。FPGA(现场可编程门阵列):PLD优点通用芯片有固定逻辑功能,其构成的电路技术很难保护。专用芯片是电路设计者自己制造出来的,而且很容易设置保密位,从而形成电路设计者自己的知识产权。高集成度、高可靠性:可将整个系统集成于同一芯片中,实现所谓片上系统。2.EPM7128SLC84器件介绍EPM7128S器件系列是美国ALTERA公司生产的在系统可编程CPLD器件。在实验中使用该器件是很方便的。其优点是可以反复编程,能多达百余次,而且不必拆下芯片就可以直接在电路板上编程。EPM7128SLC84-67000系列产品有128个逻辑宏单元在线可编程器件塑封包装84个外端子全局时钟到输出端的时延为6ns每个宏单元包含:一个可编程的“与”阵列和固定的“或”阵列以及一个触发器111098765432184838281807978777675333435363738394041424344454647484950515253ALTERAMAXEPM7128SLC84VCCINTGND121314151617181920212223242526272829303132747372717069686766656463626160595857565554I/O.TDII/O.TMSVCCINTGNDGNDVCCIOVCCIOGNDVCCIOGNDVCCIOVCCIOGNDGNDVCCIOGNDI/O.TD0I/O.TKINPUT/GCLRnINPUT/OE2/GCLK2INPUT/GCLK1INPUT/OE116个电源和地脚:(同名端内部均连通)6个VCCI0:I/O输出电路电源,接5V或3.3V2个VCCINT:内部电路和输入缓冲器电源,接5V8个接地端下载板中正电源统一都为+5V,由实验箱提供,并与实验箱共地。4个专用输入端111098765432184838281807978777675333435363738394041424344454647484950515253ALTERAMAXEPM7128SLC84VCCINTGND121314151617181920212223242526272829303132747372717069686766656463626160595857565554I/O.TDII/O.TMSVCCINTGNDGNDVCCIOVCCIOGNDVCCIOGNDVCCIOVCCIOGNDGNDVCCIOGNDI/O.TD0I/O.TKINPUT/GCLRnINPUT/OE2/GCLK2INPUT/GCLK1INPUT/OE11脚:全局清零端2、83脚:2个全局时钟输入端对于时序电路:获得最高的工作速度专用输入脚,不用时不允许悬空,防止CMOS器件输入击穿损坏。4个在系统编程专用输入、输出端口111098765432184838281807978777675333435363738394041424344454647484950515253ALTERAMAXEPM7

文档评论(0)

189****6885 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档