以太网控制器ENC28J60编程要点.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

摘要:在嵌入式系统中,以太网控制器通常也是研究热点之一,MicroChip公司的ENC28J60在嵌入式系统中应用价值较高,该芯片集成了MAC控制器和PHY,使用SPI接口,适合在引脚资源比较紧张的嵌入式系统中加入以太网连接功能,本文主要介绍了MicroChip公司的ENC28J60控制器的初始化及其编程相关的注意和要点,并针对开发中可能遇到的一些问题进行了探讨。

关键字:ENC28J60编程

1.以太网数据缓冲区(8K)读写/地址控制REG的相关作用:

注意,这些REG除EPKTCNT外都为16bits,以太网数据缓冲区地址为:0000h~1FFFh

1).ERDPT(分为H/L两个)MCU读缓冲器指针:

--手册P28,MCU读取缓冲区数据时,每次实际读取的地址由该REG保存.

2).EWRPT(分为H/L两个)MCU写缓冲器指针:

--手册P29,MCU向缓冲区写入数据时,每次实际写入的地址由该REG保存.

3).ERXRDPT(分为H/L两个)接收读指针:

--手册P17,P33,定义禁止接收硬件写入的FIFO中的位置。在正常操作中,接收硬件(指网络接口方向)将数据顺序写入,直到ERXRDPT所指单元(不包括该单元)。注意,该REG与释放缓冲区的空间操作相关.

4).ERXWRPT(分为H/L两个)接收写指针:

--手册P17,P33,定义接收硬件收到的数据写入的FIFO中的具体位置。在正常操作中,接收硬件(指网络接口方向)将数据顺序写入ERXWRPT所指单元。注意,该REG为”只读”,且与释放缓冲区的空间操作相关.

5).ETXST(分为H/L两个)发送缓区起始地址:

--手册P17,在整个以太网数据缓冲区中,定义待发送数据区的首地址

6).ETXND(分为H/L两个)发送缓区结束地址:

--手册P17,在整个以太网数据缓冲区中,定义待发送数据区的尾地址

7).ERXST(分为H/L两个)接收缓区起始地址:

--手册P17,在整个以太网数据缓冲区中,定义接收硬件可以写入数据的缓冲区首地址.

8).ERXND(分为H/L两个)接收缓区结束地址:

--手册P17,在整个以太网数据缓冲区中,定义接收硬件可以写入数据的缓冲区尾地址.

9).EPKTCNT(8bits)以太网数据包计数器:

--手册P43,P45,当硬件允许的时候,每次收满一个以太网数据包(64bytes)时,EPKTCNT+1,最大值为255,此时不论缓冲是否还有空闲也不再接收数据.每次前移ERXRDPT(即释放接收缓冲区操作)后,EPKTCNT-1,最小值为0.

注意:在以上9个REG中,名称中带有”X”的规定的地址都是给以太网接收器使用的(即:从以太网一侧访问8K缓存),只有ERDPT和EWRPT是MCU通过SPI接口访问8K缓冲区用的.访问的关系如下图:

?

?

其中ERXWRPT和ERXRDPT可以指向同一地址,应为ENC28J60接收时会从ERXWRPT指向的地址一直写到ERXRDPT指向的地址前一个空间(即手册所谓的”不包括ERXRDPT指向的单元”).此时整个接收缓冲区全部可用.8K空间中,实际用来进行发送缓冲的空间由寄存器组ETXST和ETXND确定,实际用来进行接受缓冲的空间由寄存器组ERXST和ERXND确定.显然,8K空间中可以多余一些什么也不用的位置.

2.MII和PHY寄存器的操作:

PHY寄存器负责对PHY接口的配置,MCU不能直接从SPI接口访问这些REG,但是主控可以通过MAC组的一组特殊控制REG来访问PHY控制寄存器,MAC组中的这些特殊的控制REG即称为MII接口寄存器.

对MCU而言,不会有直接访问PHY的可能,所有的PHY操作都必须经过MII寄存器来完成.还需注意,PHY有部分为16bits,写入的时候必须先写低8bits,当写入高8bits的时候控制的设定将立即起效.

3.控制器结构和初始化过程

初始化的过程应该是:

初始化ETH组REG---初始化MAC组REG---通过MII初始化PHY组REG(需要查询硬件稳定)

Step1:ETH组控制寄存器初始化

1).EIE初始化

--手册P67,以太网中断允许控制

主控SPI写控制REG(WCR),发出2byte,REG地址0h1b,数据为:

0b010\11011+0bAAAAAAAA(A--8bits实际数据)

2).EIR查询

--手册P68,以太网中断状态获取

主控SPI读控制REG(RCR),发出2byte,REG地址0h1C,数据为:

0b010\11100+0bXXXXXXXX(X—为了保持SPCK发出的无效数)

读取的有效数据在SPI发送的第二个有效

文档评论(0)

147****4268 + 关注
实名认证
文档贡献者

认真 负责 是我的态度

1亿VIP精品文档

相关文档