- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
邏輯門電路獲得高、低電平的基本方法:利用半導體開關元件的導通、截止(即開、關)兩種工作狀態。邏輯0和1:電子電路中用高、低電平來表示。邏輯門電路:用以實現基本和常用邏輯運算的電子電路。簡稱門電路。基本和常用門電路有與門、或門、非門(反相器)、與非門、或非門、與或非門和異或門等。3.1概述3.2分立元件門電路一、二極體的開關特性二極體符號:正極負極+uD-Ui0.5V時,二極體截止,iD=0。Ui0.5V時,二極體導通。uououi=0V時,二極體截止,如同開關斷開,uo=0V。ui=5V時,二極體導通,如同0.7V的電壓源,uo=4.3V。二極體的反向恢復時間限制了二極體的開關速度。二、三極管的開關特性+-RbRc+VCCbce+-截止狀態飽和狀態iB≥IBSui=UIL0.5Vuo=+VCCui=UIHuo=0.3V+-RbRc+VCCbce+-++--0.7V0.3V飽和區截止區放大區②ui=0.3V時,因為uBE0.5V,iB=0,三極管工作在截止狀態,ic=0。因為ic=0,所以輸出電壓:①ui=1V時,三極管導通,基極電流:因為0iBIBS,三極管工作在放大狀態。iC=βiB=50×0.03=1.5mA,輸出電壓:三極管臨界飽和時的基極電流:uo=uCE=UCC-iCRc=5-1.5×1=3.5Vuo=VCC=5V③ui=3V時,三極管導通,基極電流:而因為iBIBS,三極管工作在飽和狀態。輸出電壓:uo=UCES=0.3V三*、場效應管的開關特性工作原理電路轉移特性曲線輸出特性曲線uiuiGDSRD+VDDGDSRD+VDDGDSRD+VDD截止狀態uiUTuo=+VDD導通狀態uiUTuo≈0四、分立元件門電路1、二極體與門Y=AB2、二極體或門Y=A+B3、三極管非門①uA=0V時,三極管截止,iB=0,iC=0,輸出電壓uY=VCC=5V②uA=5V時,三極管導通。基極電流為:iB>IBS,三極管工作在飽和狀態。輸出電壓uY=UCES=0.3V。三極管臨界飽和時的基極電流為:①當uA=0V時,由於uGS=uA=0V,小於開啟電壓UT,所以MOS管截止。輸出電壓為uY=VDD=10V。②當uA=10V時,由於uGS=uA=10V,大於開啟電壓UT,所以MOS管導通,且工作在可變電阻區,導通電阻很小,只有幾百歐姆。輸出電壓為uY≈0V。3.3TTL集成門電路1、TTL與非門①輸入信號不全為1:如uA=0.3V,uB=3.6V3.6V0.3V1V則uB1=0.3+0.7=1V,T2、T5截止,T3、T4導通忽略iB3,輸出端的電位為:輸出Y為高電平。uY≈5―0.7―0.7=3.6V3.6V3.6V②輸入信號全為1:如uA=uB=3.6V2.1V則uB1=2.1V,T2、T5導通,T3、T4截止輸出端的電位為:uY=UCES=0.3V輸出Y為低電平。功能表真值表邏輯運算式輸入有低,輸出為高;輸入全高,輸出為低。74LS00內含4個2輸入與非門,74LS20內含2個4輸入與非門。2、TTL非門、或非門、與或非門、與門、或門及異或門①A=0時,T2、T5截止,T3、T4導通,Y=1。②A=1時,T2、T5導通,T3、T4截止,Y=0。TTL非門①A、B中只要有一個為1,即高電平,如A=1,則iB1就會經過T1集電結流入T2基極,使T2、T5飽和導通,輸出為低電平,即Y=0。②A=B=0時,iB1、iB1均分別流入T1、T1發射極,使T2、T2、T5均截止,T3、T4導通,輸出為高電平,即Y=1。TTL或非門①A和B都為高電平(T2導通)、或C和D都為高電平(T‘2導通)時,T5飽和導通、T4截止,輸出Y=0。②A和B不全為高電平、並且C和D也不全為高電平(T2和T‘2同時截止)時,T5截止、T4飽和導通,輸出Y=1。TTL與或非門與門Y=AB=AB或門Y=A+B=A+B異或門3、OC門及TSL門問題的提出:為解決一般TTL與非門不能線與而設計的。①A、B不全為1時,uB1=1V,T2、T3截止,Y=1。接入外接電阻R後:②A、B全為1時,uB1=2.1V,T2、T3飽和導通,Y=0。外接電阻R的取值範圍為:OC門TSL門①E=0時,二極體D導通,T1基極和T2基極均被鉗制在低電平,因而T2~T5均截止,輸出端開路,電路處於高阻狀態。結論:電路的輸出有高阻態、高
文档评论(0)