自考 14263《数字逻辑设计》重点精简版.docxVIP

  • 0
  • 0
  • 约1.24千字
  • 约 2页
  • 2026-03-02 发布于山西
  • 举报

自考 14263《数字逻辑设计》重点精简版.docx

自考14263《数字逻辑设计》重点精简版

一、数制与编码

数制转换:二进制、八进制、十进制、十六进制互转。

码制:原码、反码、补码(补码运算)、BCD码(8421)、格雷码、ASCII码。

基本运算:二进制加减乘除,补码加法。

二、逻辑代数基础

基本运算:与、或、非、与非、或非、异或、同或。

基本公式:交换律、结合律、分配律、德?摩根定律、吸收律。

标准形式:最小项、最大项、标准与或式、标准或与式。

化简方法:公式法、卡诺图法(二、三、四变量)。

三、门电路

基本门:与门、或门、非门、与非门、或非门、异或门。

三态门:高电平、低电平、高阻态。

OC/OD门:线与功能。

CMOS/TTL特性:高低电平、噪声容限、扇入扇出、传输延迟。

四、组合逻辑电路

分析步骤:写表达式→化简→列真值表→说明功能。

设计步骤:功能分析→列真值表→写表达式→化简→画逻辑图。

常用器件:

编码器、译码器(74LS138)、数据选择器(74LS151)、数据分配器。

加法器(半加、全加、超前进位)、数值比较器。

竞争冒险:产生原因(信号延迟)、消除方法(加冗余项、选通、滤波)。

五、触发器

基本RS触发器:与非/或非结构,特性方程。

时钟触发器:

同步RS、D、JK、T、T触发器。

触发方式:电平触发、边沿触发(主从、上升/下降沿)。

特性方程:

D:Q*=D

JK:Q*=JQ+K

文档评论(0)

1亿VIP精品文档

相关文档