- 0
- 0
- 约1.26万字
- 约 25页
- 2026-03-10 发布于山东
- 举报
EDA设计与仿真实践
基础实验
实验指导书
付丽编
重庆大学光电工程学院
2025年9月
目录
实验一组合逻辑的设计与Modelsim仿真3
附录1验证实验程序5
附录2QuartusII工程创建及编译6
附录3QuartusII与Modelsim联合调试仿真11
实验二键盘扫描及数码管显示实验20
实验一组合逻辑的设计与Modelsim仿真
一、实验目的
1.熟悉QuartusⅡ软件和康芯FPGA实验箱操作。
2.熟悉可编程器件开发流程。
3.掌握基本组合逻辑电路的实现方法,巩固Verilog语言。
4.学习测试模块的编写、综合和仿真。
二、实验内容
1.验证实验:可综合的数据比较器Modelsim仿真。数据比较器的功能是比较
两个数据a、b,如果两个数据相同,则给出结果1,否则给出结果0。
2.设计实验:多路选择器的Verilog程序设计与仿真验证。
以一位使能控制、三位二进制位作为输入,8位二进制位作为输出,只有
当使能端为0时,多路选择器才正常工作,否则,8位输出全为低电平。根据
输入三位的大小确定输出对应的位为1,其余为0,如下表所示。
表1.1输入输出逻辑关系表
使能控制三位输入输出
0000
0001
0010
0011
0100
0101
0110
0111
1XXX(任意值)
三、实验原理
ModelSim是ModelTechnology(MentorGraphics的子公司)的HDL硬件描
述语言的仿真软件,该软件可以用来实现对设计的VHDL、VerilogHDL或是两
种语言混合的程序进行仿真,同时也支持IEEE常见的各种硬件描述语言标准。
它采用直接优化的编译技术,具有仿真速度快,编译的代码与仿真平台无关,便
于IP核的保护和加快错误程序定位等优点。ModelSim的使用中,最基本的步骤
包括创建工程、编写源代码、编译、启动仿真器和运行仿真五个步骤。
四、实验步骤
1.验证实验:程序见附录1,实验步骤见附录2。
2.设计实验:按照附录2的步骤进行工程创建、编写Verilog程序、编译无误后,
参考附录3的步骤进行仿真,分析仿真结果。
附录1验证实验程序
//Compare.v
moduleCompare(equal,a,b);
inputa,b;
outputequal;
assign
您可能关注的文档
最近下载
- YY9706.102-2021医疗装备电磁兼容EMC测试项目汇总.docx VIP
- 微生物学基础第二版1-9单元教材配套课件完整版电子教案.pptx
- 2025-2026学年冀人版(2017)小学科学五年级下册教学计划及进度表.pdf VIP
- 无人机维修知识培训课件.pptx
- 2026中国矿产资源集团校园招聘和所属单位社会招聘笔试模拟试题及答案解析.docx VIP
- 党员干部个人组织生活会个人对照(学习贯彻党的创新理论方面;加强党性锤炼方面;联系服务职工群众方面;发挥先锋模范作用方面;改作风树新风等方面)存在的问题清单及整改措施.docx VIP
- 2026年陕西省中考道德与法治备考全指南 (知识点归纳,必考知识点、真题模拟试卷及解析).docx VIP
- 陕西省轨道交通预应力混凝土预制梁施工及验收标准.docx VIP
- 普洱市罗非鱼养殖综合技术规范.doc
- 中国矿产资源集团2026校园招聘和所属单位社会招聘参考笔试试题及答案解析.docx VIP
原创力文档

文档评论(0)