- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
电子技术设计与应用ElectronicsDesign&Application 电子技术
基于FPGA的循环冗余校验实验系统的实现
陈金权 王曙光 杨成雪
’ (江苏海事职业技术学院信息工程系 江苏 南京 211170)
摘 要:文章首先分析了循环冗余校验码的功能,在此基础上提 出了基于FPGA的实现方法,详细阐述了CRC校验
编解码的实现方法,并提出了基于现有的实验箱设备实现小型的CRC校验系统的总体设计框架和设计思路,完成了
CRC校验实验系统的设计,充分提高了设备的使用效率。
关键字:循环冗余校验 CRC编解码 实验系统
ReaUzationOfCRCCheckTestSystem BasedOnFPGA
CHEN Jin—quan.WangShu—guang YangCheng.xue
(JiangsuMaritimeInstituteInforlTlationDepartment.Nanjing21l170,China)
Abstract:ThisarticleanalysesthefunctionofCRC first。basedonthisitbringsforwardawaytorealizeCRC check
basedon FPGA.InthisarticletheCRC codeWayandtheCRC decodeWayarediscussedinparticulra,anditalsobrings
fowr ardtheframeandthedesignideaofthesmallCRC checktestsystem basedonexistingexperiments.Itrealizesthedesign
OfCRCchecktestsystem andextendshtefimctionofhteexistingexperiments.
Keywords:CI :CRC codec:testsystem
一
、 引言 项式c(x)表示,将c(x)左移R位,则可表示成C(x)*2R,
随着人们对数据业务的需求越来越多,数据通信在 这样C(x)的右边就会空出R位,这就是校验码的位置。通
近来得到了长足 的发展。但是由于通信信道传输特性的 过C(x)*2R除以生成多项式G(x)得到的余数就是校验码。
不理想和加性噪声的影响,设备之间的数据通信常会发生 生成多项式是接受方和发送方的一个约定,也就是
一 些无法预测的错误,为确保高效而无差错的传输数据, 一 个二进制数,在整个传输过程中,这个数始终保持不
降低错误而带来的影响,必须对数据进行差错检测及控 变。在发送方,利用生成多项式对信息多项式做模2除(异
制。在诸多检错手段中,循环冗余检测方法(CRC)是非常 或运算)生成校验码。在接受方利用生成多项式对收到的
有效的一种方法。CRC是对传送数据进行校验的特点是: 编码多项式做模2除 (异或运算)检测,当被传送信息 (CRC
检错能力极强,开销小,易于编程。从其检错能力来看, 码)任何一位发生错误时,被生成多项式做模2除(异或
它所不能发现错误的几率达0.0047%以下,从其性能及 运算)后应该使余数不为0。
开销上均远远优于奇偶校验以及算术和检错等方式。因 基于这样的原理,利用FPGA实现的小型的循环冗余
而,在数据存储和数据通信领域,CRC无处不在。 校验实验系统可以由五个部分组成:数据输入 电路、
FPGA是在PAL、GAL、PLD等可编程器件的基础上 CRC编码处理 电路、CRC解码处理电路、时钟电路、显
进一步发展的产物,采用了逻辑单元阵列这样一个新概 示电路 。作为CRC校验 的输入部分,本设计采用通用的
念,内部包括可配置逻辑模块CL
文档评论(0)