- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
《自动化与仪器仪表}2010年第 6期(总第 152期)
两种倍频方式的比较与设计研究
王庆华 ,夏兴国,汪发亮
(马鞍 山职业技术学院 安徽马鞍 山,243031)
摘 要 :针对倍频电路进行 了研究与设计 。分别使用硬件倍频和FPGA倍频两种方式实现 了对 50Hz方波的两倍频,并对
两种方式进行了比较研究 。
关键词 :施密特触发器 ;倍频;FPGA;软件滤波
Abstxact:ThisPaDeraimstoresearchanddesignamultipliercircuit.HardwaremultiplierandtheFPGA wereusedtoachieve
doublefrequencysquarewaveof50Hztwo—octave.andthewt omethodswerecompared.
Keywords:Schmitttrigger;Frequencymultiplication;FPGA;Softwarefilter
中国分类号:TN784 文献标识码 :A 文章编号 :1001—9227(2010)06—0015—02
O 引言 平的阈值时,7414(6)输 出重新变成低电平。当50Hz方波信
倍频 电路在通信系统中有着广泛 的应用…:其作用是提 号的上升沿到来时 ,C。的电压不能突变 。此 时 C 内部的电
供给后续控制电路以基准信号或者计数脉冲。传统的倍频 荷经 R 被释放 ,C。两端的电压逐步趋近 0,7414(6)的输入
采用硬件方式,但是硬件方式 的电路较复杂 .而且需要调整 端保持高 电平 ,7414(6)的输 出没有变化 ,保持低电平输出,
电路中的参数 。随着可编程器件 的不断发展 ,FPGA得 到了 C经 尺。迅速放电,等待下一50Hz下降沿的到来 。欲使倍频
越来越多的应用。通过编程 ,FPGA可实现当前任何数字 电 电路输 出的 100Hz方波信号 的占空比为 50%,C。的容量最
路的功能。这样就产生了利用 FPGA来实现倍频的方式。与 好选择使 7414(6)输 出信号的 占空 比为50Hz方波信号周期
传统的倍频方式相比,其电路结构简单 ,精度较高。基于此 ,
的 1/4。图中 2和 C:用来检测出上升沿 ,C2隔断 了7414(2)
本文分别用硬件和FPGA实现了对 50Hz的两倍频 。
和 7414(3)之 间的直流联系 ,而 尺2的存在使 7414(3)的输
出始终保持高电平 。当50Hz方波信号的下降沿到来时 ,经
1 硬件倍频 电路
7414 (2)反相后输 出一个上升沿 ,C 两端 电压不能突变 ,
硬件倍频 电路原理图如图 1所示。由于施密特触发器
7414(3)的输入端变为高电平 ,7414(3)输出低电平 。这期间
电路稳定性好 .故该倍频 电路使用一片 HD74HC14,该芯片
电源 经 :向C充 电,7414(3)输入端电平逐步降低 ,当
中含有 6个施密特反相器。图中7414(2)、7414(3)和 7414(61
达到 7414(3)输入低电平的阈值时 ,7414(3)输出重新变成
为 HD74HC14中的第二个 、第三个和第六个施密特反相器。
文档评论(0)