基于STM32F103与TMS320VC5402的调制解调器设计.pdfVIP

基于STM32F103与TMS320VC5402的调制解调器设计.pdf

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于STM32F103与TMS320VC5402的调制解调器设计.pdf

科技创新与应用J2014~ 31期 科技 创 新 基于STM32F103与TMS320VC5402的 调制解调器设计 李亚军 (凯迈(洛阳)电子有限公司,河南 洛阳 471003) 摘 要 :针对国家电网230MHz电力负荷管理专用无线网络通信 ,提 出了一种以ARM处理器与 DSP数字信号处理器为基础 、自 主软件算法为主体的高速调制解调器。该调制解调器以STM32F103C8T6为控制CPU,TMS320VC5402为数字信号处理CPU。该 调制解调器充分利用芯片资源,成本低、性能稳定。 关键词:电力负荷管理 ;专用无线网络通信 ;高速调制解调器 引言 McBSP0接至AD转换芯片,即TLV320AIC10。其通过内置的单通道 在当前的电力负荷管理专用无线网络中,随着数据量增大,通 16位A/D和 16位DA/转换器对数字信号信息进行编码,组成一定 信速率成为系统通信的瓶颈。针对该问题,设计提出了一种高速通 幅度的基带模拟信号以及对接收到的基带模拟信号解码组成相对 信调制解调器。该调制解调器将DSP与ARM处理器相结合构成双 应的数字信号信息,完成信息的A/D、D/A转换。 CPU系统。两个 CPU通过HPI总线方式通信。相辅相成、相得益彰。 之所以选用DSP与ARM双 CPU处理系统,是因为电力通信应 用中数字信号处理的工作量非常大,单纯只采用DSP处理,其他控 制功能与串口通信功能会影响DSP的处理速度。而且,增加一片独 立的ARM处理器,能实现调制解调器与电力管理终端接 口的统一, 更符合大批量生产的要求,大幅度的提高生产调试的效率,维护方 卜 便。 1整体系统介绍 图 2TMS320VC5402原理框 图 电力通信系统主要包括:电力管理终端、调制解调器 、电台、主 3软件算法设计 站。其中,调制解调器是将电力管理终端发送过来的数字信号(用户 调制解调器软件功能主要是基带信号处理。其中包括前向纠错 数据)调制成一定频率模拟信号通过电台发送出去以及将从电台接 编码、交织,解交织、脉冲成形、匹配滤波、帧同步等基带信号处理算 收的模拟信号解调成数字信号发送至电力管理终端。 法。所有算法 由DSP软件编程实现。 调 制 解 调 器 主 要 由 STM32FlO3C8T6、TMs320VC5402及 3.1前 向纠错编码 ICTLV320AIC10构成 。ARM芯片 STM32F103C8T6系高性 能的 调制解调器数据传输对误码率有较高的要求,因此有必要通过 ARM Cortex—M332位处理器 ,工作最高频率72MHz。丰富的增强 I/ 前向纠错编码 (FEC)来改善系统的误码率性能。其是利用数据进行 O端 口,包含标准和先进的USART通信接 口,工作温度一40℃一 传输冗长信息的方法,当传输中出现错误 ,将允许接收器再建数据。 105℃。DSP芯片TMS320VC5402定点数字信号处理器是 以改进的 前向纠错编码是公开成熟的纠错技术,文章限于篇幅不再过多叙 哈佛结构为基础,拥有 1条程序内存总线和3条数据内存总线。其 述 。 具备高度并行的算术逻辑单元(ALu)、特殊应用的硬件逻辑单元;独 3.2交织 /解交织 立的程序和数据空间允许同时访问程序指令和数据。其支持一系列 在实际的移动通信应用中,信号的衰落会造成数字信号传输的 强大的算数,逻辑和位操作运算,并能在一个机器周期内完成。AD 突发差错 ,交织编码技术可 以改善这种突发差错 ,从而提高系统抗 转换芯片TLV320AIC10通过过采样提高信号模数转换分辨率,它 突发干扰和信道衰落的性能。 内置抗混叠滤波器,其包含一对 16位同步串行转换通道,其还具备 设计采用线性交织编码,即把FEC编码后的信号均分X组,每 可编程的采样率、连续数据传输、可编程的增益放

文档评论(0)

月光般思恋 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档