积分时间可调的CCD相机驱动时序设计与实现.pdfVIP

积分时间可调的CCD相机驱动时序设计与实现.pdf

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第 37卷第 11期 光 子 学 报 Vo1.37NO.1l 2008年 11月 ACTA PHOTONICA SINICA November2008 积分时间可调的CCD相机驱动时序设计与实现* 周建康 ,陈新华,周望 ,沈为 民 (苏州大学 现代光学技术研究所 江苏省现代光学技术重点试验室 ,江苏 苏州 215006) 摘 要:在分析帧转移CCD的结构和驱动时序的基础之上 ,对时序 关系和积分 时间选择进行 了计 算 ,并给 出积分时间可调的循环嵌套时序设计方案.以现场可编程逻辑 门阵列为硬件载体 ,用硬件 描述语言对方案进行设计.考虑到 CCD驱动时序复杂、相位要求严格 ,提 出运用锁相环技术进行高 频信号的精确移相,用嵌入式逻辑分析仪对时序进行采样验证,在 CCD 电路板上实现 了积分 时间 可调 的 CCD空间相机驱动时序. 关键词 :帧转移 CCD;积分时间;锁相环 ;嵌入式逻辑分析仪 中图分类号:TN386.5 文献标识码:A 文章编号 :1004—4213(2008)1】一2300—5 0 引言 以达到30Hz,最大输出速率为 40MHz,具有动态 2 3 4 5 6 7 范围大 (60dB)、低噪声、高灵敏度 、高速、抗光晕 高分辨率 CCD相机的驱动信号设计复杂 ,一般 等优点,有电子快门和镜像输出等功能,是一款高端 的分立元件很难完成,一些专用的驱动芯片 由于其 光学图像传感应用芯片.FT18的结构如图 1,该芯 价格昂贵 ,且仅提供单一的驱动信号,很难完成垂直 片有四部分组成:光敏区、存储 区、水平移位寄存器 转移 、行转移和水平转移 的联合工作.帧转移 CCD 和输出缓冲器.光敏区和存储 区分别在四相 电极 A 芯片的驱动时序数量较多,各驱动时序关系复杂,相 (A1,A2,A3,A4)和 四相 电极 B(B1,B2,B3,B4)控 位要求严格 ,有些时序信号频率要求很高,驱动电平 制下工作 ;水平移位寄存器则 由三相 电极 C(C1, 特殊.这些特点给驱动电路 的设计带来 了一定 的困 C2,C3)和输出栅 OG控制转移 ;芯片左右各有一个 难.本文运用现场可编程逻辑 门阵列 FPGA作为时 输 缓冲器 ,以支持镜像输 出,其作用是把电荷信号 序设计载体 ,使用 VHDL语言进行时序设计 ,用锁 转化成电压信号,并进行放大处理 ,RD、SFD、SFS 相环技术进行高频信号 的精确移相 ,在芯片中植入 为输出缓冲器提供偏置电压 ,RG为复位脉冲,用来 嵌入式逻辑分析仪 SignalTap,进行实时在线信号 清除输出过程中的残余电荷. 检测验证 ,增加了设计可靠性 ,简化了设计. B3 本文对帧转移 CCD的结构进行了介绍 ,在分析 B4 引 ∞ 凹 勰 CCD工作时序基础上 ,对时序关系和 CCD积分时 A 3

文档评论(0)

jingpinwedang + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档