- 25
- 0
- 约 84页
- 2015-08-01 发布于河南
- 举报
第3章 数字交换机的话路部分 2、控制存储器 定时脉冲 形成写入地址 §3.5.5 S接线器的组成和工作原理 以8×8矩阵为例来说明S接线器的工作原理。 1、8×8交叉点矩阵 第3章 数字交换机的话路部分 时分交换网络中的S接线器是按时分工作的,即每隔3.9us(一个时隙)改变一次接续。电磁接点是无论如何达不到这个速度的,因此必须采用电子接点。 电子交叉接点由电子选择器组成。8×8矩阵可以采用8片8选1的选择器芯片,其结构见图3.29所示。 图中的结构实际上是只对1位码的。一般交换网络内是8位并行码,因此需要有8套这种电路。 8片8-1选择器各负责一个输出端,共有8个输出端,而每片的8个输入端按输入端号互相复接起来,形成8个输入端。 控制存储器通过 送来选择数据,决定是哪一个输入端要和输出端接通,同时又送来选通信号,来决定选的是哪一片,即哪一个是输出端。 图中所表示的是输出控制方式,即每一个控制存储器控制一片8-1芯片,即控制一个输出端的所有8个交叉接点。 第3章 数字交换机的话路部分 2、控制存储器 图3.30 S接线器的控制存储器 第3章 数字交换机的话路部分 S接线器的控制存储器的结构如图3.30所示。 S接线器的控制存
您可能关注的文档
- (北京版)一年级语文上册课件 小小的船 - 副本.ppt
- [ECE VHDL 课件] ECE 448 FPGA and ASIC Design with VHDL - 1 introduction.ppt
- [ECE VHDL 课件] ECE 448 FPGA and ASIC Design with VHDL - 2 VHDL_refresher.ppt
- [ECE VHDL 课件] ECE 448 FPGA and ASIC Design with VHDL - 10 memories.ppt
- [ECE VHDL 课件] ECE 448 FPGA and ASIC Design with VHDL - 12 HLL design methodology.ppt
- [ECE VHDL 课件] ECE 448 FPGA and ASIC Design with VHDL - 16 ASIC front end design.ppt
- 《小小的船》课件(语文S版一年级语文上册课件) - 副本.ppt
- 《移动通信软件编程基础—C语言》第2章.ppt
- 《移动通信软件编程基础—Java语言》第6章.ppt
- 《中国建筑史》论文内容及格式要求.doc
- 2025年下半年小学教师资格考试简答题汇总.pdf
- 护理教学比赛资源整合.pptx
- 2022泰和安消防 JTGB-HM-TX3H01 JTGB-HM-TX3H02 TGB-HM-TX3H03 系列点型红外火焰探测器.docx
- 2025年驾驶证资格考试最新最全交通标志大全.pdf
- 护理教学理念:更新与发展.pptx
- 2025年新驾考科目一巧记速记口诀(全国通用).pdf
- 2025年一级建造师《项目管理》黄金预测考点【打印版】.pdf
- 证券公司高级管理人员资质测试章节练习-第一部分综合类第六章至七章:证券投资基金法、信托法.pdf
- 护理教学研究:方法与成果.pptx
- 麻纺车间设备更新准则.docx
原创力文档

文档评论(0)