第11章综合设计实例摘要.ppt

  1. 1、本文档共107页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第11章综合设计实例摘要.ppt

always @(posedge clk or enable_count_k) if(enable_count_k==0) begin counter_k=0; count_k_end=0; end else if(counter_k=key_timeout) count_k_end=1; else counter_k=counter_k+1; always @(posedge clk or enable_count_a) if(enable_count_a==0) begin counter_a=0; count_a_end=0; end else if(counter_a=key_timeout) count_a_end=1; else counter_a=counter_a+1; endmodule //测试模块部分 module stimulus; reg key,alarm_button,time_button,clk,reset; wire load_new_a,load_new_c,show_new_time,show_a; alarm_ctr alarm1(key,alarm_button,time_button,clk,reset, load_new_a,load_new_c,show_new_time,show_a); initial begin key=0; alarm_button=0; time_button=0; clk=0; reset=1; #5 reset=0; #5 reset=1; #10 key=1; #10 key=0; alarm_button=1; #20 alarm_button=0; key=1; #10 time_button=1; key=0; #20 time_button=0; alarm_button=1; #150 key=0; #20 reset=0; #10 $finish; end always #5 clk=~clk; endmodule   测试结果如图11.5所示。 图11.5 闹钟控制器的仿真结果 11.2 RISC中央处理单元(CPU)的顶层设计   RISC(Reduced Instruction Set Computer)的含义是精简指令集计算机,这意味着计算机的指令集非常简单,所谓指令集简单是与复杂指令集计算机(CISC)相对比而言。RISC很适合于用超大规模集成电路实现,由于指令简单,所以译码复杂度低,同时可以针对各条指令对硬件进行优化,因此指令的执行速度很高,从而弥补了其指令个数少的缺点。本节通过一个经简化只有8条指令的、字长为16位的RISC中央处理单元(CPU)的顶层设计实例来说明用Verilog HDL对复杂电路进行建模的方法。   RISC_CPU本身是一个极其复杂的数字电路,可分成9个基本部件:累加器(accumulator)、RISC算术运算单元(alu)、数据控制器(datactrl)、动态存储器(memory)、指令寄存器(instruction register)、状态控制器(state controller)、程序计数器(programm counter)、地址多路器(addrmux)和时钟发生器(clkgen)等,其基本部件的逻辑比较简单。利用Verilog HDL将基本部件的功能描述清楚,并对各部件的输入、输出逻辑关系进行仿真验证,再利用结构建模的方法将基本部件组合成一个顶层模块,由此就完成了RISC中央处理单元(CPU)的顶层设计。下面各节分别讨论各基本部件的Verilog HDL描述,最后给出顶层设计模块。 11.2.1 累加器用寄存器   累加器用寄存器用于存放当前的结果,它也是双目运算中的一个数据来源,其外部端口如图11.6所示。 图11.6 累计器用寄存器的外部端口   当reset信号有效(低电平有效)时,该寄存器清零。当来自CPU状态控制器的信号load_acc有效时,累加器用寄存器被启动,在clock时钟的上

文档评论(0)

love + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档