- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
高小鹏-20131130-计算机人才系统能力培养教学实践-V2
高小鹏gxp@buaa.edu.cn北京航空航天大学计算机学院2013年12月1日1第2届高等学校计算机类专业人才培养高峰论坛浙江,杭州计算机人才系统能力培养教学实践基本思路课程群体系系统能力分级工程化方法汇报提纲2系统能力培养的基本思路20062007200820092010201120122013系统能力2006:首次工程教育认证后,引发了对毕业生核心能力的思考结论:系统能力系统能力培养的特点:综合性与形成性综合性:综合运用多种知识解决系统级问题形成性:能力不是一蹴而就,需逐步形成基本思路开发“CPU、OS、编译器”计算机系统多门课程联动,逐步达成计算机系统的3个基石:CPU、OS、编译器CPU:指令集、流水线、调度、存储层次、总线。。。OS:中断、任务切换、存储管理、I/O。。。编译器:循环优化、指令调度。。。三者密切配合、相互影响、互相渗透本科生开发一个功能型计算机系统L1:理解硬件系统的运行原理L2:掌握硬件系统及系统软件构造方法L3:领悟软/硬件相互作用关系为什么选计算机系统作为目标?4现象:~2006,能力较弱原因:教学以让学生了解知识为目标,不是以学生设计系统为目标过于强调知识的全面性,课时总容量不足,学生难以深入学习虽也重视了课程体系建设,但课程衔接不足当时存在问题分析5对象开发能力CPU自定义指令集;指令规模10+条OS分析代码;系统调用级编程编译器自定义文法;生成虚拟机指令;优化弱精简课程群62006:计算机系统相关课程(5门)模拟电路、数字逻辑、计算机组成原理、操作系统、编译技术均为必修课:课程总周期过长课程体系衔接:有脱节、有重叠建设:计算机系统课程群(4门)数字逻辑、计算机组成原理、操作系统、编译技术数字逻辑:作为起步课程;从数字电路层面切入模拟电路:选修课(体系结构方向必修课)课程群改革规划(2006)教学目标:CPU,OS,编译器技术路线课程体系整合重构实验体系物理综合基本思路课程群体系系统能力分级工程化方法汇报提纲8数字逻辑结合数理逻辑知识,讲授组合逻辑与时序逻辑原理基于MIPS指令集,设计寄存器、加法器、移位器、控制器、多路选择器、计数器、比较器引入HDL语言、EDA工具计算机组成讲授计算机硬件工作原理在部件设计基础上,实现MIPS指令集的功能型计算机系统深化HDL语言、EDA工具应用操作系统讲授OS的各组成及其机理实现MIPS的功能型OS编译技术讲授编译器的构造技术实现MIPS的C编译器计算机系统课程群体系9计算机组成数字逻辑课程体系数字逻辑讲授组合逻辑与时序逻辑原理设计寄存器、加法器、移位器、控制器、多路选择器等基础部件计算机组成讲授计算机硬件工作原理在基础部件之上开发计算机硬件系统实现MIPSISA、中断、存储器、I/O等硬件抽象基础部件硬件抽象MIPS指令集中断控制器存储器I/O编译技术操作系统课程体系中断切换虚实进程管理内存管理设备管理文件系统硬件抽象MIPS指令集中断控制器存储器I/O词法分析语法分析中间代码代码生成代码优化操作系统理解中断、现场切换等核心机制及软硬件依赖关系实现基于MIPS程序的进程管理、内存管理、文件系统、设备管理等编译技术C0生成MIPS汇编强化代码优化11基础部件电路原理实验体系—数字逻辑目标:掌握数字电路设计方法,开发MIPS处理器的基础部件实验体系第1层次:电路原理组合逻辑、时序逻辑触发器/寄存器、电路特性第2层次:计算与控制加/减、乘/除、有限状态机第3层次:基础部件译码器、ALU、数据选择器、计数器、乘法单元、存储器计算控制12实验体系—计算机组成目标:实现MIPS计算机实验体系MIPS各型指令数据通路实验MIPS多周期数据通路实验MIPS多周期控制单元实验13实验体系—操作系统目标:实现小型MIPS操作系统实验体系围绕MIPS,采用层次化设计原则6个综合型实验,构造一个相对完整的操作系统内核制作与boot存储管理进程与中断系统调用文件系统shell14综合实验体系—编译技术目标:为MIPS开发C编译器实验体系面向MIPS,生成中间代码实现基本代码优化完成具有现代编译器主要特征的小型编译器提供不同难度的选择从PL/0生成P-CODE从C0生成P-CODE从C0生成MIPS汇编15统一的硬件实验平台MIPSCPU存储器I/O数字逻辑、计算机组成、操作系统、编译技术166年改革历程组建课程群团队顶层设计分布实施先遣小队首次完成MIPS处理器开发数字逻辑首轮实验编译技术首先调整数字逻辑全面调整编译技术全面调整自主开发统一硬件实验平台数字逻辑全面实施编译技术全面实施全面重构硬件代码(特别是MIPS代码)OS调整模拟器OS全面实施模拟器/硬件计组引入HDL计组全面实施20062007200820092010201120122013系统能力2006:启动;20
文档评论(0)