- 1、本文档共15页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
组合逻辑课程设计4位二进制全加器全减器原创.
组合逻辑电路课程设计——
4位二进制全加器/全减器
作者:
学号:
课程设计题目要求:
使用74LS283构成4位二进制全加/全减器。
阐述设计思路。
列出真值表。
画出设计的逻辑图。
用VHDL对所画电路进行仿真。
目录
TOC \o 1-4 \h \z \u HYPERLINK \l _Toc435989987 摘要 PAGEREF _Toc435989987 \h 1
HYPERLINK \l _Toc435989988 1总电路设计 PAGEREF _Toc435989988 \h 2
HYPERLINK \l _Toc435989989 1.1硬件电路的设计 PAGEREF _Toc435989989 \h 2
HYPERLINK \l _Toc435989990 1.2全加器(full-adder ) PAGEREF _Toc435989990 \h 3
HYPERLINK \l _Toc435989991 1.2.1四位二级制加法器 PAGEREF _Toc435989991 \h 4
HYPERLINK \l _Toc435989992 串行进位加法器 PAGEREF _Toc435989992 \h 4
HYPERLINK \l _Toc435989993 超前进位加法器 PAGEREF _Toc435989993 \h 5
HYPERLINK \l _Toc435989994 超前位链结构加法器 PAGEREF _Toc435989994 \h 5
HYPERLINK \l _Toc435989995 1.3全减器(full-substracter ) PAGEREF _Toc435989995 \h 5
HYPERLINK \l _Toc435989996 1.4总电路设计 PAGEREF _Toc435989996 \h 6
HYPERLINK \l _Toc435989997 2设计思路 PAGEREF _Toc435989997 \h 7
HYPERLINK \l _Toc435989998 2.1全加器 PAGEREF _Toc435989998 \h 7
HYPERLINK \l _Toc435989999 2.2全减器 PAGEREF _Toc435989999 \h 7
HYPERLINK \l _Toc435990000 3真值表 PAGEREF _Toc435990000 \h 8
HYPERLINK \l _Toc435990001 4逻辑图与仿真 PAGEREF _Toc435990001 \h 9
HYPERLINK \l _Toc435990002 5软件程序的设计 PAGEREF _Toc435990002 \h 12
HYPERLINK \l _Toc435990003 6结果分析与总结 PAGEREF _Toc435990003 \h 12
摘要
加法器是数字系统中产生数的和的装置。加数和被加数为输入,和数与进位为输出的装置为半加器。若加数、被加数与低位的进位数为输入,而和数与进位为输出则为全加器。例如:为了节省资源,减法器和硬件乘法器都可以用加法器来构成。但宽位加法器的设计是很耗资源的,因此在实际的设计和相关饿得设计与开发中需要注意资源的利用率和进位速度两方面的问题,多位加法器的构成主要有两种:并行进位和串行进位。并行进位加法器设有并行进位产生逻辑,运行速度比串行进位快;串行进位是将全加器采取并行级联或菊花链式级联构成多位加法器。加法器也是常用作计算机 HYPERLINK /view/17541.htm 算术逻辑部件,执行逻辑操作、移位与 HYPERLINK /view/178461.htm 指令调用。此外还可以用来表示各种数值,如:BCD、加三码,主要的加法器是以二进制作运算。
本文将采用4位二进制并行加法器作为折中选择,所选加法器为74LS283,74LS283是4位二进制先行进位的加法器,它只用了几级逻辑来形成和及进位输出,故由其构成4位二进制全加器;而四位全减器可以用加法器简单的改造而来,最后本文采用 VHDL对四位全加器/全减器进行仿真。
关键字
74LS283全加器、四位二进制、迭代电路、并行进位、串行进位、VHDL
1总电路设计
1.1硬件电路的设计
该4位二进制全加器以74LS283为核心,74LS283芯片引脚图如下图,本文采用先行进位方式,极大地提高了电路运行速度,下面是对4位全加器电路设计的具体分析。
图1.1 74LS283芯片引脚图
1.2全加器(full-adder )
全加器是针对超过一位的操作数相加,必须提供位与
您可能关注的文档
- 线路竣工资料模板..doc
- 线路维修作业指导书..doc
- 线路金具教材及思考题..doc
- 线路铁塔基础作业指导书..doc
- 练习1物体的平衡问题..docx
- 练习02(二)质点动力学..doc
- 练习题(无机及分析化学).doc
- 练习题全部1..doc
- 练习题空答案病理学..doc
- 练习题第十三章心功能不全.doc
- 金融产品2024年投资策略报告:积极适应市场风格,行为金融+机器学习新发现.pdf
- 交运物流2024年度投资策略:转型十字路,峰回路又转(2023120317).pdf
- 建材行业2024年投资策略报告:板块持续磨底,重点关注需求侧复苏.pdf
- 宏观2024年投资策略报告:复苏之路.pdf
- 光储氢2024年投资策略报告:复苏在春季,需求的非线性增长曙光初现.pdf
- 公用环保2024年投资策略报告:电改持续推进,火电盈利稳定性有望进一步提升.pdf
- 房地产2024年投资策略报告:聚焦三大工程,静待需求修复.pdf
- 保险2024年投资策略报告:资产负债匹配穿越利率周期.pdf
- 政策研究2024年宏观政策与经济形势展望:共识与分歧.pdf
- 有色金属行业2024年投资策略报告:新旧需求共振&工业原料受限,构筑有色大海星辰.pdf
最近下载
- 结题报告高中物理小课题.PPT
- NB∕T 32037-2017 光伏发电建设项目文件归档与档案整理规范.pdf VIP
- 2024《高考志愿填报咨询服务意愿的影响因素实证研究》16000字.docx
- 无线网络优化模考试题(附答案).docx
- 中图版高中地理必修第二册课后习题 第四章 国土开发与保护 第一节 京津冀协同发展的地理背景 (2).doc VIP
- 工厂消防安全设备检查记录表.docx VIP
- 海绵城市监理实施细则.doc VIP
- 人教版小学二年级数学下册期中试卷.doc VIP
- 巴黎奥运樊振东乒乓球故事介绍【优质公开课】精品PPT课件模板.pptx
- 丽声北极星分级绘本第一级上 A Day with Monster Toon课件 .pptx VIP
文档评论(0)