六位ADC系统设计.PDF

  1. 1、本文档共8页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
六位ADC系统设计.PDF

六位ADC系统设计 姓名:王泮渠 学号:07300720035 年级:2007 级本科 专业:电子信息科学与技术 实验时间:周一下午 5-8 节 实验座位号:18 日期:2009.11.21-2009.12.21 一、实验目的 熟悉模数转换器(ADC )的构成原理,通过实验培养对小型数字系统进行设计和独立 实验的能力。 二、设计要求 设计要求:试设计一个逐次比较型六位 ADC 系统,要求能将 0~3.2V 的模拟量转换成数字 量输出(以发光二极管的亮暗表示)。精度为 6bit,分辨率为 0.05V,转换速度为 1~5ms 。 三、实验仪器、器件与实验装置 实验仪器:稳压电源、双踪示波器、信号发生器、万用表 器件:74LS00 : 四2 输入与非门 74LS04 : 六非门,和与非门构成与门 74LS74 : 双 D 触发器,用于位顺序置 1。 74LS194: 4 位双向通用移位寄存器,用于产生 8 位顺序低脉冲。 DAC0832 : 8-Bit μP Compatible, Double-Buffered D to A Converter LF353 : 接 DAC 电流输出端,电流——电压转换 LM358 : 用作待测电压和 DAC 输出电压的比较器 发光二极管:6 个,指示六位 ADC 的输出,亮为 1,灭为 0. DIP 开关: 1 个,整个系统开启控制信号 电位器、电阻、导线若干。 实验装置:电子线路通用实验板 四、六位ADC 系统设计注意事项: 1、逐次比较型ADC 系统组成下图所示,由比较器、数模转换器和数字系统三大部分构成, 本实验仅要求设计能满足要求的数字系统部分。 2 、数字系统的设计关键是六个触发器依次置 1 并通过比较决定触发器的 1 信号是否继续保 持,六位比较完成后,六个触发器的状态就是转换结果。触发器可用 D 也可以用 JK ,依次 置 1 信号可用移位寄存器 194 实现。 五、系统框图和电路原理 +V Vx - + DAC 数字 0832 系统 我们看到,整个系统的大致框架是:由数字系统构成顺序信号发生器和比较结果保持电 路,然后把对应的数字系统输出值接入 DAC0832 进行逐位比较产生比较结果再通过比较器 决定下一次的比较输入。整个系统的原理图如下: 图:六位ADC 系统设计原理图 由上图可以清晰地看到,整个ADC 系统由 3 部分组成: 1. 由开关和74LS194 构成的移位寄顺序脉冲输出电路。 2. 由74LS74 构成的控制系统,输出比较结果到发光二极管处。 3. DAC0832 进行逐次比较,并把结果通过 LM358 反馈给触发器阵列。 下面将分模块说明电路具体的工作原理。 顺序脉冲输出电路 电路的接法如下: 以下是74LS194 的功能表: 在本设计中,开关是一个上升沿的脉冲。我们把这个脉冲分为开关按下(高电平)和 开关抬起(低电平)两个阶段。在开关没有按下之前,我们把两篇 74LS194 的 A,B,C,D 端 分别置 0111 和 1111。我们采用的是低电平右移方式,因此不用的管脚如左移和clear 全都置 为无效状态。 开关按下后,S1,S0 同时为高电平,由功能表可知,此时为置数态,Qa~Qd 的输出为 A~D 所置的数字。因此此时的输出(高位——低位)为。由于开关按下时一直在 置数,因此不存在由于开关脉冲过长而使移位输出的宽度变长的问题。 开关抬起后,S1=L,S2=H. 由于第一片 74LS194 的 Qd 接到第二片的 Right 端,第二片 74LS194 的 Qd 反馈接到第一片的 Right 端,此时由于

您可能关注的文档

文档评论(0)

ailuojue + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档