- 61
- 0
- 约5.25千字
- 约 30页
- 2017-07-02 发布于湖北
- 举报
数字电路第4章(5加法器)_2
第 四 章 组合逻辑电路 本章主要内容 4.1 概述 4.2 组合逻辑电路的分析和设计 4.3 若干常用的组合逻辑电路 4.4 组合逻辑电路中的竞争-冒险现象 编码器 译码器 数据选择器(多路选择器)、数据分配器 加法器 数值比较器 §4.3 常用的组合逻辑电路 MSI组合部件具有功能强、兼容性好、体积小、功耗低、使用灵活等优点,因此得到广泛应用。本节介绍几种典型MSI组合逻辑部件的功能及应用: 加法器 分类: 一位加法器 多位加法器 两个二进制数的加、减、乘、除运算,在计算机中都化为若干步加法运算进行.因此,加法器是构成算术运算器的基本单元。 一、1位加法器 1.半加器 半加器是只考虑两个1位二进制数相加,不考虑低位的进位。 其真值表为: 输出端的逻辑式为: 输 入 输 出 A B S CO 0 0 0 0 0 1 1 0 1 0 1 0 1 1 0 1 逻辑电路及逻辑符号如图所示: 逻辑电路 逻辑符号 2. 全加器 全加器除了加数和被加数外,还要考虑低位的进位。即:将对应位的加数A,B和来自低位的进位CI三个数相加,得到和S、以及向高位的进位CO. 真值表为: 利用卡诺图,采用合
原创力文档

文档评论(0)