My微机原理x111定时器.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
微机原理及应用 ———第10.2讲 课 程 内 容 微处理器:CPU的编程结构、内部组成及外部功能特性,CPU的操作和时序。 指令系统:寻址方式(涉及存储器的组织和管理)及80x86指令系统。 汇编语言程序设计:汇编语言程序格式,汇编语言的基本语法,BIOS与DOS功能调用,汇编语言程序的上机调试。 存储器及其接口:存储器结构,工作原理,存储器与CPU的连接,存储空间的扩展 ;高速缓存(Cache),。 输入与输出:程序控制方式,可编程I/O接口电路,串行接口,并行接口,定时器/计数器. 中断及中断控制器 DMA方式及DMA控制器。 A/D、D/A等。 总线及常见总线标准( ISA, EISA, PCI, USB等)。 80x86/Pentium 保护模式的软件体系结构 高性能微处理器的先进技术及典型结构 MIPS/ARM/80x86/Pentium 定时/计时器 一、 一般工作原理 二、启动触发方式(软件、硬件) 三、应用 硬件延时器 Go 周期中断触发源 波特率方式器、方波发生器等波形生成 可重复触发的单稳态电路,用于限时。 软件、硬件看门狗 四、功能改进:输入捕获和输出比较 一般工作原理 定时方法 1、软件定时 通过软件指令周期方法定时,如执行循环程序。 增加CPU负担,通用性差,一般用于短延时。 例如 写中断初始命令字 ICWx 之间插入 Jmp short $+2 或者 Jcxz short $+2 (ami_bios) 宏 vs 子过程 ;宏定义 Delay macro ntime Local delaylabel,outloop Mov cx,ntime outloop: mov si,cx xor cx,cx delaylabel: Add ax,[si] Loop delaylabel mov cx,si loop outloop Endm ;宏调用 Delay 1000 ;子程序定义:cx是入口参数 Delay proc push si ;函数中使用了si,需加以保护 outloop: mov si,cx xor cx,cx delaylabel: Add ax,[si] Loop delaylabel mov cx,si loop outloop pop si; 平衡堆栈 Delay endp ;子程序调用调用 Mov cx,1000; call delay 定时方法 2、不可编程硬件定时 采用中小规模IC构成,如555。 不增加CPU负担,成本低,定时值不可改变。 定时方法 3、可编程硬件定时 采用可编程定时/计数器完成,软件可改变计数值。 可编程定时/计数器:Intel8253/8254等。 1-内部结构及引脚信号 2-工作方式 3-编程方法 4-应用 8253/8254内部结构及引脚信号 三通道T/C、16比特减计数器 每个T/C功能: 可按二、十进制方式计数; 有6种不同的工作方式; 最高频率10MHz;(8253为2MHz, 8253-5和8254-5为5MHz, 8254为8MHz,8254-2为10MHz, 8254有读回状态功能。(8253没有) 1、内部结构 计数器内部逻辑 外部引脚说明 (1)CLK时钟输入信号 在计数过程中,此引脚上每输入一个时钟信号(下降沿),计数器的计数值减1 (2) GATE门控输入信号 控制计数器工作,可分成电平控制和上升沿控制两种类型 (3) OUT计数器输出信号 当一次计数过程结束(计数值减为0),OUT引脚上将产生一个输出信号 2 地址安排 8253有三个独立的计数器通道,每个通道可以被CPU访问的部件有: 8位的控制寄存器,它只能写入,不能读出;16位的计数初值寄存器CR,它只能写入,不能读出;16位的输出锁存器OL,它只能读出,不能写入。 8253芯片是否被选中,决定于片选信号CS。当CS为有效低电平时,8253芯片被选中;反之,当CS为高电平时,则8253芯片被禁止访问。通常CS接自地址译码器输出。 一片8253占用四个连续的端口地址,分别对应于三个计数初值寄存器端口和一个控制寄存器端口。由输入信号A1和A0的四种编码来选择四个端口之一。 每个通道都各自有独立的控制寄存器,但三个通道的控制寄存器都共用一个端口地址,即A1和A0都为1时的端口地址。它是三个

文档评论(0)

iris + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档