基于最小电流选择运算放大器设计.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于最小电流选择运算放大器设计

基于最小电流选择运算放大器设计   摘要:设计了一种工作电压为3 V恒跨导满幅CMOS运算放大器,针对轨对轨输入级中存在的跨导不恒定和简单AB类输出级性能偏差这2个问题,提出了利用最小电流选择电路来稳定输入级的总跨导;浮动电流源控制的无截止前馈AB类输出级实现了运放的满幅输出,同时减小了交越失真。该电路通过HSpice进行仿真验证,在0~3 V输入共模范围内,输入级跨导的变化小于3.3%,开环增益为93 dB,单位增益带宽为8 MHz,相位裕量为66°。   关键词:最小电流选择; 恒跨导; 满幅; 运算放大器   中图分类号:TN432?34文献标识码:A文章编号:1004?373X(2012)04?0152?04   Design of CMOS rail?to?rail operational amplifier based on minimum current selection   WANG Lei, CUI Zhi?jun   (Ankang University, Ankang 725000, China)      Abstract: A 3V rail?to?rail CMOS operational amplifier with constant transconductance is proposed in this paper. Minimum current selection are used to solve the non?constant transconductance problem existing in the rail?to?rail input stage. The no?cutoff feedforward class?AB output stage controlled by floating current source reduces the crossover distortion and achieves rail?to?rail output range. The simulation verification of circuit was performed with Hspice. The results show that, at the common?mode voltage range of 0~3 V, the maximum variation of the transconductance of the input stage is less than 3.3%, and the open loop DC gain, unity?gain bandwidth and phase margin are 93 dB, 8 MHz and 66° respectively.   Keywords: minimum current selection; constant transconductance; rail?to?rail; operationlal amplifier         收稿日期:2011?09?26   基金项目: 陕西省教育厅科学研究计划资助项目(07JK176); 安康学院重点学科支持项目(AYZD201001); 安康学院高层次人才科研专项项目(AYQDZR200919)0引言   随着集成电路的快速发展,CMOS工艺的低电压低功耗模拟电路受到越来越多的关注。运放作为模拟电路最基本的模块,它的性能至关重要。然而低电压导致运放输入共模范围的降低[1],传统的PMOS或NMOS差分对输入不能满足大的输入共模范围的要求,因此轨对轨运放应运而生。   通常,轨对轨运放采用2级结构,运放的输出级通常可采用A类或AB类输出级电路来实现,运放整体性能的关键则在于输入级的设计。输入级一般采用PMOS和NMOS并联的互补差分结构。但这种结构带来几个问题:输入级跨导在整个共模输入范围内变化可达到2倍,引起环路增益以及单位增益带宽变大,给频率补偿带来困难,严重时可能会导致系统不稳定。传统的AB类输出级频率特性和动态特性较差,增益带宽积无法做得很高,因此稳定跨导在输入共模范围内恒定和提高输出级电路的增益带宽积和动态特性是轨对轨满幅运放设计的重点。基于上面2个目的,本文提出了一种输入级由最小电流选择技术来稳定跨导、输出级采用浮动电流源控制的前馈AB类CMOS运算放大器。   1输入级的设计   1.1轨对轨运放输入级电路分析   通常运放输入级采用差分输入模式。在CMOS工艺中,差分放大器可通过PMOS或NMOS差分对来实现。但是,通常的差分对不能够满足轨对轨共模输入的要求,因此,实际中常采用的方法是使用NMOS和P

文档评论(0)

189****7685 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档