- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
P波段频率源设计
P波段频率源设计 摘 要:文中介绍了一种P波段频率源的设计和实现方法及相关理论,采用锁相技术实现的该P波段频率源具有相位噪声低,杂散低等特点,已经用于某通信设备中。其主要技术指标如下:输出频率为800MHz,在10kHz处的相位噪声优于-90dBc/Hz,杂散抑制优于65dBc,由最后的测试结果可知,采用该方法设计的频率源能保证低杂散的指标要求同时又能显著地改善相位噪声水平,可广泛用于通信设备和测试系统中。 关键词:P波段;锁相环;相位噪声 频率源作为电子系统的核心,是决定电子系统性能的关键设备,雷达、通信、电子侦察和对抗设备中,高精度测试仪器实现高性能指标的关键技术之一。近些年来,越来越多的现代电子设备和系统的功能实现都直接依赖于所用频率源的性能。而且要求也越来越高,频率源正在朝着高频率、宽频带、小步进、低杂散、低相噪的方向发展。文中介绍的P波段频率源采用但锁相环的频率合成方式,通过合理的频率配置,保证了低杂散的指标要求又获得了低相噪特性,从而满足通信设备对频率源的要求。 1 锁相原理 锁相环( PLL)是一个闭环相位反馈系统,锁相环路由鉴相器(PD)、环路滤波器(LPF)和压控振荡器(VCO)等组成。鉴相器把输入信号的相位与压控振荡器输出信号的相位进行比较,鉴相器的输出信号是这两个输入信号之间相位误差的度量。输出一个正比于两个输入信号相位差的电压(或者电流)加到环路滤波器上,抑制噪声和高频分量后,再加到压控振荡器上,控制其频率变化,使输入信号与压控振荡器信号之间的相位差逐渐减小,最后达到动态锁定。 锁相环的原理框图如图1所示,当环路锁定时,控制电压把振荡器的频率平均值调整到与输入信号频率的平均值完全一样。对于一个输入信号的一个周期,振荡器仅输出一个周期。锁相并非意味着零相位误差;恒定的相位误差和起伏的相位误差都可能存在于锁相环中。过大的相位误差 会导致失锁。 2主要性能指标分析 2.1锁相环噪声性能分析 锁相环的各个组成部分是影响环路噪声性能的主要因素,严格分析它们对输出噪声的共同影响十分困难。通常为了分析方便,在锁定状态和小信号情况下,可将锁相环路视为线性系统,运用叠加原理研究环路对每个噪声源的线性过滤。锁相环路的噪声模型如图2所示。 注:ΔΦI(s)为参考源输入增加的相位噪声;VnPD(s)为鉴相器引入的噪声电压;Vnt(s)为VCO引入的噪声电压;ΔΦVCO(s)为等效于VCO增加的相位噪声;ΔΦO(s)为环路输出增加的相位噪声。 (1)VCO的相位噪声 根据环路分析,可得出 式中,GOP(s)为环路的开环增益。 显然,VCO的相位噪声可以通过提高环路增益来抑制,使环路带宽和开环增益最大。 (2)鉴相器的噪声电压 由于鉴相器增益Kd的作用,跟在其后的噪声电压VnPD(s)会降低到1/Kd(等于把噪声电压折合到鉴相器的输入端),所以有如下传递函数 要使它们在输出端的影响最小,还应尽量使Kd最大。当然这种要求与1/GOP(s)要大是矛盾的。 (3)VCO的噪声电压 噪声电压Vnt(s)在VCO的输入端,KV为VCO的压控灵敏度。如果给定带宽,在VCO的输出端,显然Vnt(s)正比于KV,其传递函数为 在分析了各主要噪声的影响之后,环路的总输出噪声可根据线形叠加原理得到,即按功率普密度线性叠加。最后方程如下 综上可知,锁相环路输出噪声特性在环路带宽以内的为低通型相位噪声,主要是由参考源、分频器和鉴相器等引入的相位噪声( PLL 环路对鉴相器的泄漏呈“低通”特性);在环路带宽以外的高通型的相位噪声主要是由VCO 决定的( PLL 环路对VCO的相位噪声而言是一个“高通”滤波器)。 2.2 杂散性能分析 锁相环产生杂散的途径主要有两种:一种是由电源50Hz和其它外部干扰串入环路对VCO形成调制而产生;另一种是鉴相频率泄露到锁相环输出端形成的杂散。抑制外部干扰可以通过电源稳压滤波,电路的合理布局等方法进行削减;而抑制鉴相频率泄露引起的杂散,一般采用在环路滤波器之后加辅助低通滤波器的方法。对于在实际调试中由于一些偶然因素引入的杂散,则需要找出杂散来源和路径,有目的地予以解决。 3 电路设计 C波段频率源的具体指标如下: ≤-90dBc/Hz@10kHz ≤-100dBc/Hz@100kHz ≤-105dBc/Hz@1MHz; 杂散抑制:≥65dBc。 该C波段频率源具有工作频带宽、相噪低、杂散低、步进小等特点。参考时钟频率为100MHz,产生800MHz输出频率。根据锁相环原理以及实际通信设备的需要设计以下方案。其中,参考频率REF由100MHz产生,VCO采用V580ME15-LF,其输出频率范围在745~8
您可能关注的文档
最近下载
- 电工电子技术(曹建林)全套PPT课件.pptx
- 《民宿文化与运营》课件——第四章 民宿建设.pptx VIP
- 2022版《医疗器械生产监督管理办法》考核试题及答案.docx VIP
- 10KV配电箱验收流程及规范.docx VIP
- 污水处理厂BOT项目投标文件.doc VIP
- 2025届上海浦东新区高三一模高考历史模拟试卷(含答案解析).pdf VIP
- 舒蕾上市谈判手册.docx VIP
- DB4103T 129-2021 产(商)品检验检测机构服务规范.pdf VIP
- 七猫中文网投稿申请表.pdf VIP
- 《C语言程序设计 第4版》 课件全套 索明何 第1--8章 C语言程序设计入门---应用软件设计.pptx
文档评论(0)